发明名称 |
在分组数据上操作的指令集 |
摘要 |
一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。 |
申请公布号 |
CN1431580A |
申请公布日期 |
2003.07.23 |
申请号 |
CN02159379.5 |
申请日期 |
1996.07.17 |
申请人 |
英特尔公司 |
发明人 |
A·D·佩勒格;Y·雅里;M·米塔尔;L·M·门内梅尔;B·艾坦;A·F·格卢;C·杜龙;E·科瓦施;W·维特 |
分类号 |
G06F7/00;G06F7/38;G06F7/52;G06F7/50;G06F9/30 |
主分类号 |
G06F7/00 |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
陈景峻;陈霁 |
主权项 |
1.一种方法,包括:接收在两个操作数上执行分组乘法运算的指令,其中所述分组乘法运算包括将第一组分组数据元素中的各数据元素与第二组分组数据元素中的对应数据元素相乘来生成一组结果,所述指令具有包括下述字段的格式:指定操作码以提供关于所述分组乘法运算的信息的第一字段;指定具有所述第一组分组数据元素的第一操作数的第一源地址的第二字段;及指定具有所述第二组分组数据元素的第二操作数的第二源地址的第三字段;以及执行所述指令,其中将所述第一组分组数据元素中的各数据元素与所述第二组分组数据元素中的一数据元素相乘来生成一组积,及其中将所述积的各个的选择部分作为分组数据元素存储在目的地寄存器中。 |
地址 |
美国加利福尼亚州 |