发明名称 |
避免存储器芯片周围阻抗不匹配的方法、存储系统及模板 |
摘要 |
一个数据总线的信号线路包括在第一接线板上的第一导线和在第二接线板上的第二导线。第二接线板被安装在第一接线板上以便彼此串联连接第一和第二导线,从而建立信号线路。半导体器件与第二导线连接。在该数据总线系统中,按照第二接线板上半导体器件的附加的电容来确定第二导线的阻抗,以便协调第一接线板的阻抗和第二接线板的阻抗。 |
申请公布号 |
CN1411059A |
申请公布日期 |
2003.04.16 |
申请号 |
CN02144439.0 |
申请日期 |
2002.09.27 |
申请人 |
尔必达存储器株式会社 |
发明人 |
安保久;池田博明 |
分类号 |
H01L23/50;H01L27/10 |
主分类号 |
H01L23/50 |
代理机构 |
中原信达知识产权代理有限责任公司 |
代理人 |
关兆辉;张天舒 |
主权项 |
1.一种数据总线的信号线路的布线方法,其中:信号线路包括放置在第一接线板上的第一导线和放置在至少一个第二接线板上的第二导线;第二接线板被安装在第一接线板上以便彼此串联连接第一和第二导线,从而建立信号线路;以及至少一个半导体器件与第二导线连接,该方法包括步骤,布线一个导线,按照作为第二导线的第二接线板上半导体器件的附加容量来确定该导线的阻抗,以便协调第一接线板的阻抗与第二接线板的阻抗。 |
地址 |
日本东京 |