发明名称 采用存储器监视信号出现预定断点条件的数字电路
摘要 一种断点单元,它包括为多个预定条件的出现而监视数字信号(B<SUB>1</SUB>,…,B<SUB>n</SUB>,C<SUB>1</SUB>,…,C<SUB>m</SUB>)的存储器电路。存储器电路包括一个存储器单元阵列(34,53)(每一单元存储确定了感兴趣的断点条件的值的数据(I<SUB>i</SUB>;K<SUB>im</SUB>)),并且可以根据信号位的各种组合读取选择的单元。被访问的数据用作使发出正被监视的信号的电路(20)的运行停止或起用的断点信号。另一种实施例可以有多个存储器电路(41,42;60,61),用来监视不同条件的信号位的集合,相应被访问的数据值可以由逻辑门(43)组合,或用作第二级存储器电路(62)的输入,以产生断点信号(K<SUB>ij</SUB>;L<SUB>m</SUB>)。
申请公布号 CN1105971C 申请公布日期 2003.04.16
申请号 CN98803956.7 申请日期 1998.06.09
申请人 爱特梅尔股份有限公司 发明人 H·W·内夫
分类号 G06F11/25 主分类号 G06F11/25
代理机构 上海专利商标事务所 代理人 李家麟
主权项 1.一种为控制第一电路的运行而产生断点信号的方法,其特征在于,所述方法包括下述步骤:(a)从第一电路至少输出两个状态到存储器电路,这里,每一状态位指示了第一电路的状态,并且所述存储器电路包括具有至少第一存储器和第二存储器的第一级,所述第一和第二存储器具有可以由第一和第二状态位子集寻址的各自的第一和第二存储器单元的阵列,所述状态位的子集被输出为所述第一和第二存储器的地址位;(b)根据作为所述第一存储器的地址位发出的状态位的第一子集,从选择的所述存储器单元的第一阵列的一个单元读取确定一个断点信号的值的第一数据;(c)根据作为所述第二存储器的地址位发出的状态位的第二子集,从存储器单元的第二阵列的选择出来的一个单元中读取决定所述断点信号的值的第二数据;(d)向第二级存储器电路的第三存储器发出第一数据和第二数据作为地址位,并根据所述发出的第一和第二数据,从所述第三存储器中包括的存储器单元的第三阵列的一个选择的单元中读取第三数据;以及(e)对所述第三数据进行处理,以产生具有所述值的断点信号。
地址 美国加利福尼亚州