主权项 |
1.一种主动矩阵式影像显示装置,具有一驱动电路,该驱动电路包含:一第一记忆电路,用以储存一m数元数位影像讯号(其中m为一自然数);一第二记忆电路,用以储存第一记忆电路之输出讯号;及一D/A变换电路,用以变换第二记忆电路之输出讯号为类比讯号,其中,当有效之水平方向讯号线之数目为k时,第一记忆电路之数目及第二记忆电路之数目各为(mxk)/n(其中n为大于或等于2之自然数)。2.一种主动矩阵式影像显示装置,具有一驱动电路,该驱动电路包含:一第一记忆电路,用以储存一m数元数位影像讯号(其中m为一自然数);一第二记忆电路,用以储存第一记忆电路之输出讯号;及一D/A变换电路,用以变换第二记忆电路之输出讯号为类比讯号,其中,第一记忆电路及第二记忆电路在相当于一水平扫描周期之时间内,执行n储存操作(其中n为大于或等于2之自然数)。3.一种主动矩阵式影像显示装置,具有一驱动电路,该驱动电路包含:一第一记忆电路,用以储存一m数元数位影像讯号(其中m为一自然数);一第二记忆电路,用以储存第一记忆电路之输出讯号;及一D/A变换电路,用以变换第二记忆电路之输出讯号为类比讯号,其中,第二记忆电路分为多个群,此等在水平方向上分,及其中,每一群在一水平扫描周期之不同时刻执行n储存操作(其中n为大于或等于2之自然数)。4.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,第一记忆电路依转移暂存器控制。5.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,第一记忆电路依一解码器控制。6.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,D/A变换电路之数目等于水平方向之讯号线之数目除以n。7.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,D/A变换电路为斜坡式D/A变换电路。8.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,驱动电路由多矽薄膜电晶体构成。9.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,驱动电路由单晶电晶体构成。10.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,该主动矩阵影像显示装置装于选自便携电话机,电视摄影机,行动电脑,头戴显示器,电视机,便携书本,个人电脑,播放机,数位摄影机,前方式投影机,及后方式投影机所组之群中之一电子装备。11.如申请专利范围第1至3项之任一项所述之主动矩阵式影像显示装置,其中,第一记忆电路及第二记忆电路为闩电路。12.如申请专利范围第11项所述之主动矩阵式影像显示装置,其中,闩电路各由一类比开关及一储存电容器构成。13.如申请专利范围第11项所述之主动矩阵式影像显示装置,其中,闩电路各由一时脉控制之反相器构成。14.如申请专利范围第11项所述之主动矩阵式影像显示装置,其中,闩电路各由一类比开关及多个反相器构成。15.一种主动矩阵式影像显示装置,具有一驱动电路,该驱动电路包含:一第一记忆电路,用以储存一m数元数位影像讯号(其中m为一自然数);一第二记忆电路,用以储存第一记忆电路之输出讯号;及一D/A变换电路,用以变换第二记忆电路之输出讯号为类比讯号,其中,第一记忆电路依一转移暂存器控制,其中,转移暂存器在一水平扫描周期中具有n时脉停止周期(其中,n为大于或等于2之一自然数),及其中,第二记忆电路在每一停止周期中执行一储存操作。16.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,转移暂存器在相当于一水平扫描周期之时间内执行n扫描。17.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,D/A变换电路之数目等于水平方向之讯号线之数目除以n。18.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,D/A变换电路为斜坡式D/A变换电路。19.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,驱动电路由多矽薄膜电晶体构成。20.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,驱动电路由单晶电晶体构成。21.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,该主动矩阵影像显示装置装于选自便携电话机,电视摄影机,行动电脑,头戴显示器,电视机,便携书本,个人电脑,播放机,数位摄影机,前方式投影机,及后方式投影机所组之群中之一电子装备。22.如申请专利范围第15项所述之主动矩阵式影像显示装置,其中,第一记忆电路及第二记忆电路为闩电路。23.如申请专利范围第22项所述之主动矩阵式影像显示装置,其中,闩电路各由一类比开关及一储存电容器构成。24.如申请专利范围第22项所述之主动矩阵式影像显示装置,其中,闩电路各由一时脉控制之反相器构成。25.如申请专利范围第22项所述之主动矩阵式影像显示装置,其中,闩电路各由一类比开关及多个反相器构成。图式简单说明:图1显示实施例模式之讯号线驱动电路之结构之一例;图2显示图1之讯号线驱动电路之操作时间;图3显示图1之讯号线驱动电路之结构;图4显示图3之讯号线驱动电路之操作时间;图5显示记忆电路之结构之特定之例;图6显示图2之讯号线驱动电路之结构;图7显示图6之讯号线驱动电路之操作时间;图8显示数元脉波宽度比较电路(BPC)之结构;图9用以说明D/A变换电路操作;图10A至10D显示实施例3之主动矩阵式液晶显示装置之制造方法。图11A至11D显示实施例3之主动矩阵式液晶显示装置之制造方法。图12A至12D显示实施例3之主动矩阵式液晶显示装置之制造方法。图13A至13C显示实施例3之主动矩阵式液晶显示装置之制造方法。图14显示实施例3之主动矩阵式液晶显示装置之制造方法。图15显示实施例3之主动矩阵式液晶显示装置之制造方法。图16A至16F显示使用本发明之电子装备之例。图17A至17D显示使用本发明之电子装备之例。图18A至18D显示使用本发明之电子装备之例。图19为主动矩阵式液晶显示装置之概要图;图20为普通数位式讯号线驱动电路之概要图;及图21显示普通数位式讯号线驱动电路之时间图。 |