发明名称 | 最大似然译码 | ||
摘要 | 在一种最大似然译码器中,通过利用预先赋予格状态的状态码来分别产生相应于一个最大似然路径的译码数据的可靠性信息。在根据Viterbi算法选出用于每一格状态的幸存路径之后,该幸存路径被存储,然后从存储的幸存路径中选出一最大似然路径。根据至少两个状态码,且每个代码对应于一个不同的格状态,产生作为可靠性信息的可靠性数值。由于用确定的状态码来产生可靠性信息,所以即使在输入信号条件变化时,也会基本恒定地保持译码数据的可靠性判定标准,从而改进了译码数据的可靠性。 | ||
申请公布号 | CN1101619C | 申请公布日期 | 2003.02.12 |
申请号 | CN96117298.3 | 申请日期 | 1996.10.25 |
申请人 | 日本电气株式会社 | 发明人 | 小泉文昭 |
分类号 | H03M13/00 | 主分类号 | H03M13/00 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 王岳;叶恺东 |
主权项 | 1.一种用于产生与最大似然译码器中最大似然路径相应的译码数据的可靠性信息的方法,包括步骤:a)分别对预定数量的格状态确定预定状态码;b)根据Viterbi算法,在放弃用于每一格状态的废弃路径时,选择一幸存路径;c)存储用于每一格状态的幸存路径;和d)从所存储的预定数字幸存路径中选择最大似然路径,其特征在于,e)每一时刻,根据该时刻的分别与幸存路径最大路径量度和最小路径量度相对应的第一状态码与第二状态码间的差值而产生一可靠性数值,作为可靠性信息。 | ||
地址 | 日本东京都 |