发明名称 METHOD AND APPARATUS FOR CRITICAL AND FALSE PATH VERIFICATION
摘要
申请公布号 EP1266312(A2) 申请公布日期 2002.12.18
申请号 EP20010913222 申请日期 2001.03.01
申请人 CADENCE DESIGN SYSTEMS, INC. 发明人 CHAO, HAN-HSUN;RAZDAN, RAHUL;SALDANHA, ALEXANDER
分类号 G06F17/50;(IPC1-7):G06F17/50 主分类号 G06F17/50
代理机构 代理人
主权项
地址