发明名称 AAL2公共部分子层发送端装置
摘要 本发明是通过FPGA(现场可编程门阵列)设计或是ASIC(专用集成电路)设计、采用硬件逻辑电路来实现ITU-T I.363.2协议中规定的ATM适配层2(AAL2)公共部分子层(CPS)发送端(或称信源端)功能。本发明提出的装置主要由输入控制模块、数据预处理模块、封装控制模块、输出控制模块和定时模块组成;本装置针对多个AAL2连接采用了不同的缓冲区域分别缓存并轮询处理高层输入数据;通过状态表机制和时间标签法实现CPS-SDU的输出缓冲控制及发送控制,而且通过“单阶校验”预置表的方法使得对AAL2连接分组头的校验和计算只需单个时钟周期即可完成。
申请公布号 CN1373614A 申请公布日期 2002.10.09
申请号 CN01136727.X 申请日期 2001.10.22
申请人 信息产业部电信传输研究所;国家数字交换系统工程技术研究中心 发明人 黄河;马晨欣;何红永
分类号 H04Q7/20;H04L12/28;H04L12/56;H04Q11/00;H04Q3/00 主分类号 H04Q7/20
代理机构 代理人
主权项 1.AAL2公共部分子层发送端装置,其特征在于:(1)该装置主要由输入控制模块、数据预处理模块、封装控制模块、 输出控制模块和定时模块组成;(2)该装置的外部接口包括:与ATM层之间采用UTOPIA LEVEL1 (Universal Test and Operations PHY Interface for ATM LEVEL1)规范接 口,与高层(即AAL2业务应用层)之间采用共享存储器接口, 与层管理之间则提供地址、数据和控制信号,可通过外部处理器 访问本装置。
地址 100045北京市月坛南街11号