发明名称 资料封包之中断同步
摘要 一种经由一封包交换式网路(26)传送资料之方法及装置。自一周边装置(25)接收资料以经由该网路传送至与一处理机(CPU)(21)连接之一记忆体(22),按着自该周边装置接收与该资料结合之一中断信号。经由该网路传送含有该资料之一或多个资料封包至一主要网路介面(32)服务该记忆体及该CPU,按着经由该网路传送一中断封包至该主要网路介面。回应中断封包,仅在该等一或多个资料封包抵达该主要网路介面后该CPU之一中断输入确立。
申请公布号 TW498259 申请公布日期 2002.08.11
申请号 TW089124992 申请日期 2000.11.24
申请人 梅而蓝诺克斯科技有限公司 发明人 麦可 卡干;岱哥 克鲁平可夫;佛瑞迪 贾拜;西门 洛特恩柏格
分类号 G06F19/00;G06F13/00 主分类号 G06F19/00
代理机构 代理人 洪澄文 台北巿信义路四段二七九号三楼
主权项 1.一种经由一封包交换式网路传送资料之方法,包 括: 自一周边装置接收资料以经由该网路传送至与一 中央处理机(CPU)连接之一记忆体; 自该周边装置接收与该资料结合之一中断信号; 经由该网路传送含有该资料之一或多个资料封包 至一主要网路介面服务该记忆体及该CPU;以及 经由该网路传送一中断封包至该主要网路介面,回 应该中断封包,仅在该等一或多个资料封包抵达该 主要网路介面后该CPU之一中断输入确立。2.如申 请专利范围第1项所述之方法,其中,接收该资料包 括经由一区域滙流排自该周边装置接收平行资料 。3.如申请专利范围第1项所述之方法,其中,接收 该资料包括接收藉由直接记忆体存取要写至该记 忆体之资料。4.如申请专利范围第1项所述之方法, 其中,传送该中断封包包括自该周边装置读取一中 断目标及加入该目标至该中断封包中。5.如申请 专利范围第4项所述之方法,更包括在该主要网路 介面接收该中断封包,及写该目标至该记忆体中之 一预定位址,在该中断输入确立后藉由该CPU读取。 6.如上述申请专利范围任何一项所述之方法,其中, 传送该中断封包包括自该记忆体接收一资料已写 入之认知后传送该中断封包。7.如申请专利范围 第1-5项任何一项所述之方法,其中,传送该等一或 多个资料封包包括经由一选定通道穿过该网路传 送该等资料封包,且其中传送该中断封包包括经由 该选定通道接续该等资料封包后传送该中断封包 。8.如申请专利范围第1-5项任何一项所述之方法, 更包括: 在该主要网路介面接收该等资料封包及该中断封 包; 传送该等封包中之资料用以经由一区域滙流排耦 接该主要网路介面至该记忆体及该CPU传送至该记 忆体;以及 当所有该资料传送时通知该CPU。9.如申请专利范 围第8项所述之方法,其中,传送该等封包中之资料 包括传送该资料至该滙流排上之一系统控制器,且 其中通知该CPU包括当自该系统控制器藉由该主要 网路介面接收一认知时通知该CPU。10.如申请专利 范围第9项所述之方法,其中,通知该CPU包括在自该 系统控制器接收该认知后确立该CPU之该中断输入 。11.如申请专利范围第8项所述之方法,其中,通知 该CPU包括确立该CPU之该中断输入以回应在该主要 网路介面接收该中断封包。12.网路介面装置,包括 : 一目标通道转接器,其之操作为自一周边装置接收 资料以经由一封包交换式网路传送至与一中央处 理机(CPU)连接之一记忆体且经由该网路传送含有 该资料之一或多个资料封包至一主要网路介面服 务该记忆体及该CPU;以及 一目标介面处理器,适用于自该周边装置接收与该 资料结合之一中断信号且经由该网路传送一中断 封包至该主要网路介面,回应该中断封包,仅在该 等一或多个资料封包抵达该主要网路介面后该CPU 之一中断输入确立。13.如申请专利范围第12项所 述之装置,其中,该目标通道转接器包括一介面至 连接该周边装置之一区域平行滙流排,经由该介面 该装置传送该资料。14.如申请专利范围第12项所 述之装置,其中,该目标通道转接器之操作为自该 周边装置读取一中断目标,且其中,该处理器适用 于加入该目标至该中断封包中。15.如申请专利范 围第14项所述之装置,更包括耦接一主要通道转接 器,在该主要网路介面接收该中断封包,及写该目 标至该记忆体中之一预定位址,在该中断输入确立 后藉由该CPU读取。16.如申请专利范围第12-15项任 何一项所述之装置,其中,该处理器适用于自该记 忆体接收一资料已写入之认知后传送该中断封包 。17.如申请专利范围第12-15项任何一项所述之装 置,其中,耦接该目标通道转接器经由一选定通道 穿过该网路传送该等资料封包,且其中该处理器适 用于经由该选定通道接续该等资料封包后传送该 中断封包。18.如申请专利范围第17项所述之装置, 更包括一交换器耦接该目标通道转接器及该处理 器至该网路,其中该交换器包括一接收伫列,其内 该目标通道转接器放置该等资料封包,且其中该处 理器适用于接续该等资料封包后放置该中断封包 至该接收伫列内。19.如申请专利范围第12-15项任 何一项所述之装置,更包括耦接一主要介面单元, 以接收经由该网路所传送之该资料及该中断封包, 且其之操作为传送该等封包中之资料用以经由一 区域滙流排耦接至该记忆体及该CPU传送至该记忆 体,且当所有该资料传送后通知该CPU。20.如申请专 利范围第19项所述之装置,其中耦接该主要介面单 元以确立对该CPU之该中断以回应该中断封包。21. 如申请专利范围第12-15项任何一项所述之装置,其 中,该目标通道转接器包括一无穷频带转接器。22. 网路介面装置,包括: 一主要通道转接器,其之操作为接收自一周边装置 经由一封包交换式网路所传送之资料封包,且传送 该等封包中之资料用以经由一区域滙流排传送至 与一中央处理机连接之一记忆体,该区域滙流排耦 接至该记忆体及该CPU,且更接收经由该网路所传送 之一中断封包以回应在传送该资料至该网路后藉 由该周边装置所确立之一中断信号;以及 一主要介面处理器,适用于回应该中断封包,当所 有该资料已被传送至该区域滙流排时通知该CPU。 23.如申请专利范围第22项所述之装置,其中,该主要 通道转接器之操作为藉由直接记忆体存取传送该 资料至该记忆体。24.如申请专利范围第22项所述 之装置,其中,该主要通道转接器之操作为传送该 资料至该滙流排上之一系统控制器,且其中当自该 系统控制器藉由该主要通道转接器接收一认知时 通知该CPU。25.如申请专利范围第24项所述之装置, 其中,耦接该主要介面处理器用以在自该系统控制 器接收该认知后确立该CPU之该中断输入。26.如申 请专利范围第22-25项任何一项所述之装置,其中,耦 接该主要介面处理器用以确立该CPU之该中断输入 以回应在该主要网路介面接收该中断封包。27.如 申请专利范围第22-25项任何一项所述之装置,其中, 该主要通道转接器包括一无穷频带转接器。图式 简单说明: 第1图系举例说明在本发明之一较佳实施例中之植 基于一封包交换式网路之一计算机系统之方块图 。 第2图系举例说明在本发明之一较佳实施例中在第 1图之系统中之自周边装置至一CPU传送资料之方法 之流程图。 第3图系举例说明在本发明之一较佳实施例中在第 1图之系统中之藉由CPU接收及处理资料之方法之流 程图。
地址 以色列