发明名称 共用信号线数目减少之液晶显示器装置
摘要 一种液晶显示器装置,其藉由提供视频信号至一显示器矩阵之像素中,显示一影像于该显示器矩阵上,包括有:一资料驱动器,提供该视频信号至该显示器矩阵及包括有 N个数位驱动器,N×k条共用信号线,及N×k×n个开关方块,其中该N×k条共用信号线之每k条被连接至该N个数位驱动器之相应的一个,及该N×k×n个开关方块之每n个方块被连接至该N×k条共用信号线之相应的一条,每一共用信号线包括有m条信号线及每一开关方块包括有m个选择开关,其耦接该共用信号线至该显示器矩阵之像素细胞。
申请公布号 TW494371 申请公布日期 2002.07.11
申请号 TW089114540 申请日期 2000.07.20
申请人 富士通股份有限公司 发明人 张宏勇;高原和博
分类号 G09G3/18;G09G3/20;G09G3/36 主分类号 G09G3/18
代理机构 代理人 恽轶群 台北巿南京东路三段二四八号七楼;陈文郎 台北巿南京东路三段二四八号七楼
主权项 1.一种液晶显示器装置,其藉由提供视频信号至一 显示器矩阵之像素中,显示一影像于该显示器矩阵 上,包括有: 一资料驱动器,提供该视频信号至该显示器矩阵及 包括有N个数位驱动器,Nk条共用信号线,及Nkn个 开关方块,其中该Nk条共用信号线之每k条被连接 至该N个数位驱动器之相应的一个,及该Nkn个开关 方块之每n个方块被连接至该Nk条共用信号线之相 应的一条,每一共用信号线包括有m条信号线及每 一开关方块包括有m个选择开关,其耦接该共用信 号线至该显示器矩阵之像素细胞。2.如申请专利 范围第1项所述之液晶显示器装置,其中一水平扫 瞄周期包括有n个时间周期,在该Nkn个开关方块之 每n个方块之一个开关方块个别被一控制信号选择 期间,该数位驱动器供应该视频信号至被该被选择 开关方块之选择开关所连接之像素细胞。3.如申 请专利范围第1项所述之液晶显示器装置,其中上 述资料驱动器包括有第一至第三层,该数位驱动器 被成列设置在该第一层中,该共用信号被成列设置 在该第二层中,及该开关方块被成列设置在第三列 中。4.如申请专利范围第1项所述之液晶显示器装 置,其中该数位驱动器被设置在一TAB实现之大型积 体电路晶片,其包括有用来提供控制信号线至该开 关方块之n条开关方块控制线。5.如申请专利范围 第4项所述之液晶显示器装置,其中该等数位驱动 之一包括有用来提供控制信号至一闸极驱动器之 闸极驱动器控制线,该闸极驱动器提供扫瞄信号线 至该显示器矩阵。6.如申请专利范围第1项所述之 液晶显示器装置,其中该数位驱动器被设置在一COG 实施之大型积体电路晶片或一COF实现之大型积体 电路之中。7.如申请专利范围第1项所述之液晶显 示器装置,其中该数位驱动器被设置作为一内建板 电路,其透过p-SiTFT形成作为该显示器矩阵之整个 部份。8.如申请专利范围第7项所述之液晶显示器 装置,其中上述资料驱动器更包括有一方块选择电 路,其在预定时间提供控制信号至该开关方块,该 方块选择电路藉由p-SiTFT形成该显示器矩阵之整个 部份。9.如申请专利范围第1项所述之液晶显示器 装置,其中该选择开关是由基于N通道电晶体之一 NMOS型,基于P通道电晶体之一PMOS型,及基于N通道电 晶体及P通道电晶体之一CMOS型所组成之群组中所 选出之一型之类比开关。10.如申请专利范围第1项 所述之液晶显示器装置,其中在水平方向上之该显 示器矩阵之多数个像素细胞是由包括有200,240,256, 300,及384所组成之群组所选择之一整数的倍数。11. 如申请专利范围第1项所述之液晶显示器装置,其 更包括有另一面向于上述资料驱动器通过该显示 器矩阵之资料驱动器,该二资料驱动器提供该视频 信号至相应的像素细胞。12.如申请专利范围第11 项所述之液晶显示器装置,其中该二资料驱动器之 其一提供该视频信号互连接于在该显示器矩阵中 的奇数信号线之像素细胞,及该二资料驱动器之另 一提供该视频信号互连接于在该显示器矩阵中的 偶数信号线之像素细胞。13.如申请专利范围第1项 所述之液晶显示器装置,其更包括有二闸极驱动器 ,其位于该显示器矩阵之两侧,及其提供扫瞄信号 至该显示器矩阵之相应像素细胞。14.如申请专利 范围第1项所述之液晶显示器装置,其更包括有一 修补电路,其修补在该显示器矩阵之缺陷信号线。 15.如申请专利范围第1项所述之液晶显示器装置, 其中该影像的显示是基于多定域垂直配置组织。 16.如申请专利范围第1项所述之液晶显示器装置, 其中该影像的显示是基于同相切换模式组织。图 式简单说明: 第1图系显示一习知液晶显示器装置之方块图,显 示为由一简单方块连续方法所驱动之液晶显示器 装置之一范例; 第2图是为用来解释设置在第1图中之液晶显示器 装置之一资料驱动器与一显示器矩阵之结构之方 块图; 第3图为用来解释本发明之一基本结构之说明图式 ; 第4图显示在第3图中所示之液晶显示器装置之驱 动器之说明图式; 第5图显示在第3图中之液晶显示器装置之一水平 扫瞄周期期间,开关方块之控制时脉之图表; 第6图系根据本发明之第一实施例之液晶显示器装 置之结构之方块图; 第7图系为设置在第6图之液晶显示器装置之一资 料驱动器之一方块图; 第8图系为是第6图之液晶显示器装置之电路图; 第9图系为一驱动器之外部驱动器之内部结构方块 图,其设置作为第6图之液晶显示器装置之一外部 附件。 第10图系为设置第3图之液晶显示器装置之一闸极 驱动器之一方块图; 第11图系在第6图之液晶显示器装置之一水平扫瞄 期间,开关方块之控制时脉图表; 第12图系为第6图之液晶显示器装置之操作之时脉 图; 第13图系为设置在第二实施例之液晶显示器装置 之一资料驱动器之方块图; 第14图系为该第二实施例之液晶显示器装置之一 水平扫瞄期间之开关方块之控制时脉图表; 第15图系为根据第三实施例之液晶显示器装置之 电路图; 第16图是为一方块图,显示设置在第15图之液晶显 示器装置之一数位驱动器之内部结构; 第17图系为一电路图,显示根据本发明之第四实施 例之XGA型之液晶显示器装置。 第18图系为一时脉图,显示第17图之液晶显示器装 置之操作; 第19图系为一方块图,显示根据第五实施例之液晶 显示器装置之整体结构; 第20图系为设置在第19图之液晶显示器装置之一资 料驱动器之方块图; 第21图为一图表,显示在第19图之液晶显示器装置 之一水平扫瞄周期期间,开关方块之控制时脉; 第22图系为一时脉图,显示第19图之液晶显示器装 置之操作; 第23图系为根据第六实施例之液晶显示器装置之 方块图; 第24图设置在第七实施例之液晶显示器装置中的 一资料驱动器之方块图; 第25图系为一图表,显示在第24图中之液晶显示器 装置之一水平扫瞄周期期间,开关方块之控制时脉 ; 第26图系为一方块图,显示根据一第八实施例之液 晶显示器装置之整体结构; 第27图系为设置在第26图之液晶显示器装置之一资 料结构之一方块图; 第28图系为一图表,显示在第26图之液晶显示器装 置之一水平扫瞄周期期间、开关方块之控制时脉; 第29图是一时脉图,显示第26图之液晶显示器装置 之操作; 第30图是设置在第九实施例之液晶显示器装置中 之一资料驱动器之一方块图; 第31图是一图表,显示在第30图之液晶显示器装置 之一扫瞄周期期间,开关方块之控制时脉; 第32图系为一方块图,显示第十实施例之液晶显示 器装置之结构; 第33图系为设置在第32图之液晶显示器装置中之一 资料驱动器之方块图; 第34图系为一说明图,显示第32图之液晶显示器装 置之实施布局; 第35图系为一电路图,显示关于第33图之液晶显示 器装置中之一驱动器之电路结构; 第36图系为一图表,显示第32图之液晶显示器装置 之设计规格释例; 第37图系为一图表,显示在第32图之液晶显示器装 置之一水平扫瞄期间,开关方块之控制时脉; 第38图系为一时脉图,显示第32图之液晶显示器装 置之操作; 第39图系为根据本发明之第十一实施例之液晶显 示器装置之方块图; 第40图系为根据本发明之第十二实施例之QXGA型液 晶显示器之整体结构之方块图; 第41图系为设置在本发明之第十三实施例之一资 料驱动器之方块图;及 第42图系为一图表,显示在第41图之液晶显示器之 一水平扫瞄周期期间,开关方块之控制时脉。
地址 日本