摘要 |
<p>Selon cette invention, quatre composants de fréquences (f1 à f4) (f1≤f2≤f3≤f4) sont entrés dans un port (10) d'un premier circuit de filtre de démultiplexage (1), puis, sont démultiplexés en composants de basse fréquence (f1 et f2) et en composants de haute fréquence de manière respective dans un port (20) d'un second circuit de filtre de démultiplexage (2) et dans un port (20) d'un troisième circuit de filtre de démultiplexage (3). Ces composants de fréquences (f1 et f2) sont démultiplexés en composant (f1) et en composant (f2) par le biais du second circuit de filtre de démultiplexage (2) et, puis, ils sont sortis respectivement d'un port (23) et d'un autre port (24). Les composants de fréquences (f3 et f4) sont démultiplexés en composant (f3) et en composant (f4) par le biais d'un troisième circuit de filtre de démultiplexage (3) et ils sont sortis respectivement d'un port (33) et d'un autre port (34). Le premier circuit du filtre de démultiplexage (1) comprend un filtre passe-bas (11) et un filtre passe-haut (12), le second circuit de filtre de démultiplexage (2) comprend un filtre passe-bas (21) et un filtre combiné (22) issu d'une combinaison d'un filtre passe-bas et d'un filtre d'élimination de bande, et le troisième circuit de filtre de démultiplexage (3) comprend un filtre combiné (31) issu d'une combinaison d'un filtre passe-haut et d'un filtre d'élimination de bande et d'un filtre passe-haut (32). Ces circuits de filtre de démultiplexage sont constitués d'une structure empilée.</p> |