发明名称 实体层设备测试码预载系数之方法及其装置
摘要 一种实体层设备测试码预载系数之方法,用以在一电脑网路传送端之一PHY载入一测试码。此方法包括:步骤;否则,执行步骤f。步骤f,使 NRZI信号保持在高准位。
申请公布号 TW462174 申请公布日期 2001.11.01
申请号 TW089105531 申请日期 2000.03.24
申请人 威盛电子股份有限公司 发明人 陈宗亨;张钦奇
分类号 H04L9/00 主分类号 H04L9/00
代理机构 代理人 林素华 台北巿忠孝东路六段三一二号三楼
主权项 1.一种实体层设备测试码预载系数(seed)之方法,用以在一电脑网路传送端之一实体层设备(physicallayer device,以下简称为PHY)传送一测试码,该PHY包括一搅频器(scrambler)以及一非零回覆/多一反向非零回覆(Non-Return-to-Zero/Non-Return-to-Zero Invert on ones, NRZ/NRZI)转换器,其中,该NRZ/NRZI转换器系连接至该搅频器,接收该搅频器所输出之一NRZ信号,而输出一NRZI信号,该方法包括:a.判断是否在测试码模式,当在测试码模式时,执行步骤b;b.致能(enable)一数据框起始探测器;c.由该数据框起始探测器判断是否为该测试码的数据框之起始,当是数据框之起始时,执行步骤d;d.载入一正确系数至该搅频器;e.判断该NRZI信号是否在高准位,当该NRZI信号不在高准位时,执行步骤f;f.使该NRZI信号保持在高准位;以及g.传送该测试码。2.如申请专利范围第1项所述之实体层设备测试码预载系数之方法,其中,该测试码系定义于ISO9314-1之筛选样码(killpattern)。3.如申请专利范围第2项所述之实体层设备测试码预载系数之方法,其中,该数据框之起始系J、K、5…5.D。4.如申请专利范围第1项所述之实体层设备测试码预载系数之方法,其中,该电脑网路系一乙太网路(Ethernet)。5.一种实体层设备测试码预载系数之方法,用以在一电脑网路接收端之一实体层设备(physical layer device,以下简称为PHY)接收一测试码,该PHY包括一解搅频器(descrambler),该方法包括:a.判断是否在测试码模式,当在测试码模式时,执行步骤b;b.致能(enable)一数据框起始探测器;c.由该数据框起始探测器判断是否为该测试码的数据框之起始,当是数据框之起始时,执行步骤d;d.载入正确系数至该解搅频器;以及e.接收该测试码。6.如申请专利范围第5项所述之实体层设备测试码预载系数之方法,其中,该测试码系定义于ISO9314-1之筛选样码(killpattern)。7.如申请专利范围第6项所述之实体层设备测试码预载系数之方法,其中,该数据框之起始系J、K、5…5.D。8.如申请专利范围第5项所述之实体层设备测试码预载系数之方法,其中,该电脑网路系一乙太网路(Ethernet)。9.一种实体层设备测试码预载系数之装置,用以载入一测试码至一电脑网路的传送端之一实体层设备(physical layer device,以下简称为PHY)之一搅频器(scrambler)中,该PHY包括一非零回覆/多一反向非零回覆(Non-Return-to-Zero/Non-Return-to-Zero Invert onones, NRZ/NRZI)转换器,用以接收该搅频器所输出之一NRZ信号,而输出一NRZI信号,包括:一数据框起始探测器,接收输入至该搅频器之一第一信号,用以探测该测试码的数据框(frame)之起始,并输出一系数(seed)载入信号至该搅频器;以及一回授控制器,接收该NRZI信号,当该系数载入信号为高准位置该NRZI信号在低准位时,改变该测试码之一第一组码之一位元的准位并回授至该搅频器,使得该NRZI信号保持在高准位。10.如申请专利范围第9项所述之实体层设备测试码预载系数之装置,其中,该测试码系定义于ISO9314-1之筛选样码(killpattern)。11.如申请专利范围第10项所述之实体层设备测试码预载系数之装置,其中,该数据框之起始系J、K、5…5.D。12.如申请专利范围第9项所述之实体层设备测试码预载系数之装置,其中,该电脑网路系一乙太网路(Ethernet)。13.一种实体层设备测试码预载系数之装置,用以载入一测试码至一电脑网路的传送端之一实体层设备(physical layer device,以下简称为PHY)之一搅频器(scrambler)中,该PHY包括一非零回覆/多一反向非零回覆(Non-Return-to-Zero/Non-Return-to-Zero Invert on ones, NRZ/NRZI)转换器,用以接收该搅频器所输出之一NRZ信号,而输出一NRZI信号,包括:一预载系数控制器,接收输入至该搅频器之一第一信号与该NRZI信号,用以探测该测试码的数据框(frame)之起始,并输出一系数(seed)载入信号至该搅频器;以及,当该系数载入信号为高准位且该NRZI信号在低准位时,改变该测试码之一第一组码之一位元的准位并回授至该搅频器,使得该NRZI信号保持在高准位。14.如申请专利范围第13项所述之实体层设备测试码预载系数之装置,其中,该预载系数控制器包括一数据框起始探测器,接收该第一信号,用以探测该测试码的数据框(frame)之起始,并输出该系数(seed)载入信号至该搅频器;以及一回授控制器,接收该NRZI信号,当该系数载入信号为高准位且该NRZI信号在低准位时,改变该测试码之一第一组码之一位元的准位并回授至该搅频器,使得该NRZI信号保持在高准位。15.一种实体层设备测试码预载系数之装置,用以载入一测试码至配置于一电脑网路的接收端之一实体层设备(physicallayer device,以下简称为PHY)之一解搅频器(descrambler)中,包括:一数据框起始探测器,接收该解搅频器之输出,用以探测该测试码的数据框(frame)之起始,并输出一系数(seed)载入信号至该解搅频器。16.如申请专利范围第15项所述之实体层设备测试码预载系数之装置,其中,该测试码系定义于ISO9314-1之筛选样码(killpattern)。17.如申请专利范围第16项所述之实体层设备测试码预载系数之装置,其中,该数据框之起始系J、K、5…5.D。18.如申请专利范围第15项所述之实体层设备测试码预载系数之装置,其中,该电脑网路系一乙太网路(Ethernet)。19.如申请专利范围第15项所述之实体层设备测试码预载系数之装置,其中,该数据框起始探测器系并入该解搅频器之电路设计中。20.一种实体层设备,用于一电脑网路中传送与接收资料,包括一搅频器、一解搅频器以及一非零回覆/多一反向非零回覆(Non-Return-to-Zero/Non-Return-to-Zero Invert on ones, NRZ/ NRZI)转换器,其中,该NRZ/NRZI转换器系用以接收该搅频器所输出之一NRZ信号,而输出一NRZI信号,包括:一第一数据框起始探测器,接收输入至该搅频器之一第一信号,用以探测一测试码的数据框(frame)之起始,并输出一第一系数(seed)载入信号至该搅频器;一回授控制器,接收该NRZI信号,当该第一系数载入信号为高准位且该NRZI信号为低准位时,改变该测试码之一第一组码之一位元之准位并回授至该搅频器,使得该NRZI信号保持在高准位;以及一第二数据框起始探测器,接收该解搅频器之输出,用以探测该测试码的数据框(frame)之起始,并输出一第二系数(seed)载入信号至该解搅频器。图式简单说明:第一图是说明传送端与接收端的PHY前后连接关系之方块图。第二图A绘示第一图中传送端PHY的内部结构方块图。第二图B绘示第一图中接收端PHY的内部结构方块图。第三图A绘示依照本发明一较佳实施例之实体层设备测试码预载系数之装置在传送端的结构方块图。第三图B绘示依照本发明一较佳实施例之实体层设备测试码预载系数之装置在传送端之另一例子的结构方块图。第三图C绘示依照本发明一较佳实施例之实体层设备测试码预载系数之装置在接收端的结构方块图。第四图绘示依照本发明一较佳实施例之实体层设备测试码预载系数之装置的系数信号的时脉图。第五图A~第五图B绘示第三图B中NRZI信号回授之各信号之时脉图。第六图A绘示根据本发明一较佳实施例之实体层设备测试码预载系数之方法传送端之流程图。第六图B绘示根据本发明一较佳实施例之实体层设备测试码预载系数之方法接收端之流程图。
地址 台北县新店巿中正路五三三号八楼