发明名称 PLL CIRCUIT
摘要 <p>L'invention concerne un circuit à boucle à verrouillage de phase (PLL) comprenant des moyens destinés à générer 1 à n signaux de référence (FR1-FR13) de phases différentes, des premiers moyens (8) de division à fréquence variable permettant de diviser un signal de sortie arrivant d'un oscillateur (6) régulateur de tension de manière à produire un premier signal (FP1) de rétroaction, de seconds moyens (9) de division à fréquence variable permettant de diviser un signal de sortie arrivant de l'oscillateur (6) régulateur de tension de manière à produire 2 à n signaux (FP2-FP13) de rétroaction de phases différentes, et n composants de moyens (A1-A13) de comparaison de phase servant respectivement à comparer les phases des signaux de référence 1 à n et des signaux de rétroaction 1 à n.</p>
申请公布号 WO2001067613(P1) 申请公布日期 2001.09.13
申请号 JP2000007648 申请日期 2000.10.30
申请人 发明人
分类号 主分类号
代理机构 代理人
主权项
地址