发明名称 锁相环误差抑制电路和方法
摘要 用于锁相环(PLL)(300)的一个误差抑制电路(301)及其方法。根据本发明的一个实施例,例如在PLL(300)中的瞬变状况、带宽转换被检测。响应检测该瞬变状况,PLL(300)打开一个时间期间(509)。在该时间期间(509)过去之后,基准频率信号(115)的相位和输出频率信号(116或117)的相位同步。响应该基准频率信号(115)的相位和该输出频率信号(116或117)的相位是同步的,该PLL(300)闭合。本发明有利地减少PLL(300)校正由该瞬变状况产生的相位和频率误差所占用的时间长度,并且能够与各类型的PLL一起工作。$#!
申请公布号 CN1070321C 申请公布日期 2001.08.29
申请号 CN94190901.8 申请日期 1994.10.14
申请人 摩托罗拉公司 发明人 詹妮·翰·科塞克;史蒂文·弗雷德里克·吉利格
分类号 H03L7/08 主分类号 H03L7/08
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 陆立英
主权项 1.在响应基准频率信号产生输出频率信号的锁相环中,该输出频率信号和基准频率信号的特征是相位和频率,该锁相环有一个环路带宽,并且响应锁相环环路带宽的变化该锁相环会在该输出频率信号中产生相位或频率误差,一种抑制因为锁相环环路带宽变化而在输出频率信号中产生相位或频率误差的方法,其特征在于,该方法包括以下步骤:接收一个将输出频率信号的频率锁定到一个预定频率的请求;响应该接收步骤,将锁相环的环路带宽调整到第一环路带宽;响应将锁相环的环路带宽调整到第一带宽的步骤,将输出频率信号的频率基本上锁定在预定频率;响应锁定步骤,将锁相环的环路带宽调整到比第一环路带宽窄的第二环路带宽;响应锁定步骤和将锁相环的环路带宽调整到第二环路带宽的步骤中的一个,将锁相环打开一段时间以允许输出频率信号中的频率误差到达一个合适的水平;在所述一段时间结束后将基准频率信号的相位和输出频率信号的相位同步以基本消除输出频率信号中的相位误差;以及响应基准频率信号和输出频率信号的相位达到同步,闭合锁相环路;其中锁相环路打开前的输出频率信号的预定频率与锁相环路闭合后的输出频率信号的预定频率基本上处于同一个频率。
地址 美国伊利诺斯