发明名称 Apparatus and method for offset compensation fo Phase Locked Loop circuit
摘要 <p>본 발명은 위상 동기 루프(Phase Locked Loop: PLL) 회로의 오프셋 보정 방법 및 그 장치에 관한 것이다. 본 발명의 목적은 광디스크장치의 위상 검출기에서 출력되어 위상 보상기로 입력되는 에러 비율(Error Rate)에서 발생되는 오프셋을 데이터의 재생시 ECC(Error Correcting Code) 정정 스테이터스 레지스터에서 에러를 정정한 수와 에러를 정정하지 못한 수에 따라 보정되도록 함으로써 위상 보상기로 입력되는 에러 비율이 최적화되도록 하는 데 있다. 이를 위해 본 발명은 전압 제어 발생기는 외부에서 각각 입력되는 신호의 전압차에 반비례하는 출력 주파수를 발생하여 출력하고; 위상/주파수 검출기는 전압 제어 발생기에서 출력되는 신호와 외부에서 입력되는 디지털 형태의 RF 신호를 비교하여 위상차 및 주파수차에 비례하는 오차 신호를 출력하며; 위상 보상기는 위상/주파수 검출기에서 입력되는 오차 신호에 따라 오차 전압을 발생하여 출력하고; 저역 통과 필터는 위상 보상기에서 출력되는 오차 신호에 포함된 불필요한 노이즈와, 고조파 성분을 제거하며; ECC(Error Correcting Code) 정정 스테이터스 레지스터는 디스크에서 재생되는 데이터의 에러를 정정하여 결과를 표시하고; 제어부는 ECC 정정 스테이터스 레지스터의 결과를 입력받아 디스크의 소정 구간에서 에러를 정정한 수와 에러를 정정하지 못한 수의 평균치를 구하여 각각의 평균치에 대응되는 오프셋 보정 전압을 위상 보상기로 출력한다. 본 발명에 따르면 광디스크장치의 위상 검출기에서 출력되어 위상 보상기로 입력되는 에러 비율(Error Rate)에서 발생되는 오프셋을 데이터의 재생시 ECC(Error Correcting Code) 정정 스테이터스 레지스터에서 에러를 정정한 수와 에러를 정정하지 못한 수에 따라 보정되도록 함으로써 위상 보상기로 입력되는 에러 비율이 최적화되도록 할 수 있다.</p>
申请公布号 KR100294220(B1) 申请公布日期 2001.06.15
申请号 KR19990004389 申请日期 1999.02.09
申请人 null, null 发明人 이철원;박창기
分类号 H03L7/08 主分类号 H03L7/08
代理机构 代理人
主权项
地址