发明名称 CONVERSOR DE RELOJ DE 2.048 MHZ A SEÑAL DE LINEA A 2.048 MBIT/S
摘要 Conversor de reloj de 2.048 MHz a señal de línea a 2.048 Mbit/s. El conversar de reloj de 2.048 MHz a señal de línea de 2.048 Mbit/s, es un equipo diseñado para generar una trama de señal PCM a 2.048 Mbit/s a partir de un reloj de 2.048 MHz de entrada. La señal de trama PCM con Código de Redundancia Cíclica (CRC) que crea este equipo, aunque no lleva tráfico de datos sí que lleva incluida la información de fase del reloj de entrada. Dispone de ocho salidas de datos sincronizadas en fase con el reloj de entrada de 2.048 MHz. Tanto la interfaz de entrada como las ocho tramas de salida PCM se ajustan a las recomendaciones G.703, G.704 y G.706 de la UIT-T. Además dispone de una señal de alarma que se activa en el caso que desaparezca la señal de reloj de 2.048 MHz de la entrada del conversor.
申请公布号 ES2148109(B1) 申请公布日期 2001.04.16
申请号 ES19980002716 申请日期 1998.12.30
申请人 TELEFONICA, S.A. 发明人 MARINO AUNON JESUS
分类号 H04J3/06;(IPC1-7):H04J3/06 主分类号 H04J3/06
代理机构 代理人
主权项
地址
您可能感兴趣的专利