发明名称 低动态误差之取样/保持电路
摘要 本创作系关于一种低动态误差之取样/保持电路,主要系于一运算放大器之负端输入上设有一取样电容,又以负回授方式分设一取样开关及一保持开关,其中运算放大器之负端输入系经取样电容与一差动放大器之正端输出连接,该差动放大器之负端输出又经一电容连接至运算放大器之负端输入;以前述电路设计使用于高频场合时,可利用差动放大器具有反相对称输出之特性,将取样电容充电时产生之电流由差动放大器导流掉,藉此可确保取样/保持电路得自动归零(Auto Zero),并进一步改善A/D转换器处理高频信号的能力及准确性。
申请公布号 TW423768 申请公布日期 2001.02.21
申请号 TW088218382 申请日期 1999.10.29
申请人 合邦电子股份有限公司 发明人 王运华
分类号 H03M1/12;H03F3/45 主分类号 H03M1/12
代理机构 代理人 林镒珠 台北市长安东路二段一一二号九楼
主权项 1.一种低动态误差之取样/保持电路,主要系于一运 算放大器之输入/输出端间设有取样电容、取样开 关及保持开关;其特征在于: 该运算放大器之输入端上设有一差动放大器,该差 动放大器一输出端系与取样电容连接,另一输出端 以另一电容与前述取样电容串接。2.如申请专利 范围第1项所述低动态误差之取样/保持电路,其中: 该取样电容,系连接于运算放大器之负端输入; 该取样开关,系以负回授形式连接于运算放大器之 负端输入与输出端间; 该保持开关,其一端系连接于运算放大器之输出端 ,另端则连接于取样电容前端。3.如申请专利范围 第1或2项所述低动态误差之取样/保持电路,该取样 电容之电容値为2PF。4.一种低动态误差之取样/保 持电路,主要系于一第一差动放大器之输入/输出 端间设有取样电容、取样开关及保持开关; 又第一差动放大器之输入端上设有第二差动放大 器,该第二差动放大器一输出端系与前述取样电容 连接,另一输出端以另一电容与前述取样电容串接 。5.如申请专利范围第4项所述低动态误差之取样/ 保持电路,其中: 该取样电容有两组,分别连接于第一差动放大器之 负、正端输入上; 该取样开关有两组,系分别连接于第一差动放大器 之负端输入/正端输出间与正端输入/负端输出间; 该保持开关有两组,其一端分别连接于第二差动放 大器之正、负输出,另端则连接于取样电容前端。 6.如申请专利范围第4或5项所述低动态误差之取样 /保持电路,该取样电容之电容値为2PF。图式简单 说明: 第一图:系本创作一较佳实施例之电路图。 第二图:系前述电路之电流方向示意图。 第三图:系本创作又一较佳实施例之电路图。 第四图:系一种习用取样/保持电路之电路图。 第五图:系前述电路之电流方向示意图。
地址 新竹科学工业园区园区二路十一号四楼