发明名称 数字滤波系统
摘要 一种数字滤波系统,包含取样时钟电路;第一寄存器,用以将第一数字信号取样并循序储存成复数个数字取样信号;第一位判定电路,用以产生第一电压电平,若该电平不同于第一数字信号之前一数字信号产生的电压电平时,产生脉冲信号;位时钟回复电路,用以产生位时钟信号;第一D型触发器,用以产生第一已滤波数字信号;第二寄存器,用以将第二数字信号取样并循序储成成复数个数字取样信号;第二位判定电路,用以产生第二电压电平以及第二D型滤波器,用以产生第二已滤波数字信号。$#!
申请公布号 CN1060901C 申请公布日期 2001.01.17
申请号 CN97120004.1 申请日期 1997.09.29
申请人 伟诠电子股份有限公司 发明人 陈长安;谢炳义
分类号 H04L27/148 主分类号 H04L27/148
代理机构 柳沈知识产权律师事务所 代理人 孙履平
主权项 1.一种数字滤波系统,用来对一频移键控解调器所产生的第一及第二数字信号加以滤波,以产生第一及第二已滤波的数字信号,该频移键控解调器是用来将一四电平频移键控信号解调变成该第一及第二数字信号,其特征是,该系统包含有:(1)取样时钟电路,用来产生一预设频率的取样时钟信号;(2)一第一寄存器,用来依据该取样时钟信号将该第一数字信号取样并循序储存成复数个数字取样信号;(3)一第一位判定电路,用来依据储存于该第一寄存器的数字取样信号来产生一第一电压电平,若该第一电压电平与该第一数字信号之前一数字信号所产生的电压电平不同时,该第一位判定电路会产生一脉冲信号;(4)一位时钟回复电路,用来依据一预定的频率来产生一位时钟信号,前述第一位判定电路所产生的脉冲信号是用来将该位时钟回复电路所产生的位时钟信号加以同步;(5)一第一D型触发器,用来在该位时钟信号出现时,将该第一位判定电路所产生的第一电压电平加以储存,并依据该第一电压电平产生前述的第一已滤波数字信号;(6)一第二寄存器,用来依据该取样时钟信号将该第二数字信号取样并循序储存成复数个数字取样信号;(7)一第二位判定电路,用来依据储存于该第二寄存器的复数个预定的数字取样信号来产生一第二电压电平;以及(8)一第二D型触发器,用来在该位时钟信号出现时,将该第二位判定电路所产生的第二电压电平加以储存,并依据该第二电压电平产生前述的第二已滤波数字信号。
地址 台湾省新竹县新竹科学工业园区