发明名称 记忆装置用之输入界面位准决定器
摘要 当操作一样装置时,为了决定记忆装置之输入界面位准,必须提供一固定电压产生器以产生固定电压。一比较器耦合于接收固定电压,将该固定电压与第一参考电压或第二参考电压比较;一连接控制器,则耦合于此比较器之比较结果;对于与第一参考电压有关之比较结果有反应之连接控制器遂于外部接脚与记忆装置中之输入缓冲器间建立了电性联接。另一方面,此对于与第二参考电压之比较结果有反应的连接控制器预防了外部接脚与输入缓冲器间有电性联接,因此经由例子中,此连接控制器允许了记忆装置在低压电晶体-电晶体逻辑(LVTTL)位准下操控。
申请公布号 TW408326 申请公布日期 2000.10.11
申请号 TW087113359 申请日期 1998.08.13
申请人 电气股份有限公司 发明人 赤司俊一
分类号 G11C11/00;H03F3/45 主分类号 G11C11/00
代理机构 代理人 洪澄文 台北巿信义路四段二七九号三楼;颜锦顺 台北巿信义路四段二七九号三楼
主权项 1.一种记忆装置用之输入界面位准决定器,包括: 一固定电压产生器,用以产生固定电压; 一比较器,耦合于接收该固定电压;此比较器,将该 固定电压与第一参考电压或第二参考电 压比较;上述第一和第二参考电压系经该记忆装置 之外部接脚选择性地加入该比较器;及 一连接控制器,耦合于接收此比较器所产生之比较 结果;对于与上述第一参考电压有关之比 较结果有反应之连接控制器遂于该外部接脚与此 记忆装置中之一输入缓冲器间建立了电性联 接。2.如申请专利范围第1项所述之输入界面位准 决定器,其中该第一参考电压系在线脚串列终 端逻辑位准下,用于操控此记忆装置。3.如申请专 利范围第1项所述之输入界面位准决定器,其中此 连接控制器对于与上述第二参 考电压有关之比较结果有反应,遂预防该外部接脚 与此输入缓冲器间建立电性联接,因此允 许此记忆装置在低压电晶体-电晶体逻辑位准下操 控。4.如申请专利范围第1项所述之输入界面位准 决定器,更包括一闩锁,互相连接于该连接控 制器与该输入缓冲器间。5.一种记忆装置用之输 入界面位准决定器,包括: 一固定电压产生器,用以产生固定电压; 一比较器,耦合于接收该固定电压;此比较器,将该 固定电压与第一参考电压或第二参考电 压比较;上述第一和第二参考电压系经该记忆装置 之外部接脚选择性地加入该比较器; 一连接控制器,耦合于接收此比较器所产生之比较 结果,对于与上述第一参考电压有关之比 较结果有反应之连接控制器允许该第一参考电压 通过;及 一闩锁,耦合于闩上通过该连接控制器之第一参考 电压,此被闩之第一参考电压系于记忆装 置中供至输入缓冲器。6.如申请专利范围第5项所 述之输入界面位准决定器,其中该第一参考电压系 在线脚串列终 端逻辑位准下,用于操控此记忆装置。7.如申请专 利范围第5项所述之输入界面位准决定器,其中此 连接控制器对于与上述第二参 考电压有关之比较结果有反应,遂预防该外部接脚 与此输入缓冲器间建立电性联接,因此允 许此记忆装置在低压电晶体-电晶体逻辑位准下操 控。图式简单说明: 第一图显示一依据前面之段落所提的习知界面位 准控制器概要图示; 第二图显示本发明之第一实施例的方块图; 第三图显示于第二图方块图示中的详细方块图;及 第四图显示本发明之第二实施例的方块图其中有 些已自第二图中删除。
地址 日本