发明名称 半导体集成电路
摘要 一种半导体集成电路,能够稳定基片电势,并在启动电源工作时抑制异常电流的产生。其中把一个阱分为四个P阱并对这些P阱分别提供反馈偏压发生器(BBG)。
申请公布号 CN1216389A 申请公布日期 1999.05.12
申请号 CN98124338.X 申请日期 1998.10.29
申请人 日本电气株式会社 发明人 木下雅章
分类号 G11C11/40;H01L27/04;H01L27/108 主分类号 G11C11/40
代理机构 中科专利代理有限责任公司 代理人 刘晓峰
主权项 1、一种半导体集成电路,其中包括:一个用于产生不同于提供给芯片的第一电源电压的基片电势的反馈偏压发生器;一个在接收所述基片电势时保持所述基片电势,并形成于预定的电路模块中的阱,其特征在于,所述反馈偏压发生器和所述阱形成于所述芯片中,所述阱被分为多个子阱或多个子阱组,使得所述反馈偏压发生器分别提供给所述多个子阱或多个子阱组。
地址 日本国东京都