发明名称 电子装置之线上重置的装置及方法
摘要 本案为一种电子装置之线上重置的装置及方法,所述之电子装置系为一需藉由重新启动电源定以重置之电子装置,其系包含控制电路、处理器、数位解码器及记忆体等构件,而方法系利用数位解码器致能该控制电路去切断该电子装置的电源,于一特定时间后,再接通该电子装置的电源,使该电子装置自其资料脚上取得设定值以重置该电子装置。
申请公布号 TW339423 申请公布日期 1998.09.01
申请号 TW086115270 申请日期 1997.10.17
申请人 宏獃电脑股份有限公司 发明人 朱少康;吴贵霖
分类号 G06F1/24 主分类号 G06F1/24
代理机构 代理人
主权项 1.一种电子装置之线上重置的方法,该电子装置系藉由于开启电源时输入一设定値以重置之,其包含下列步骤:(a)因应一致能信号而切断(cut off)该电子装置之电源,并送出该设定値;(b)等待一特定时间;以及(c)重新启动该电子装置之电源,并输入该设定値至该电子装置以重置该电子装置。2.如申请专利范围第1项所述之电子装置之线上重置的方法,其中(a)系因应该致能信号而致能一控制电路以切断该电子装置的电源,并同时自一记忆体送出该设定値。3.如申请专利范围第2项所述之电子装置之线上重置的方法,其中使该控制电路切断该电子装置之电源系指由该控制电路之脉波产生器(Pulse generator)使该控制电路之开关电路截止(turn off)以切断该电子装置之电源。4.如申请专利范围第3项所述之电子装置之线上重置的方法,其中(b)系于该特定时间内,使该电子装置停止运作,而此时,该设定値系置于该电子装置之资料线接脚(Data pins)上。5.如申请专利范围第4项所述之电子装置之线上重置的方法,其中(c)系由该控制电路之脉波产生器(Pulsegenerator)使该控制电路之开关电路接通(turn on)该电子装置之电源,并于接通电源时由该电子装置自其资料线接脚读取该设定値。6.如申请专利范围第5项所述之电子装置之线上重置的方法,其中于接通该电子装置之电源同时,禁能该控制电路。7.一种电子装置之线上重置的装置,该电子装置系藉由于开启电源时输入一设定値以重置之,其包含:一控制电路,其系与该电子装置电连接,用以于被致能(enable)时控制该电子装置之电源使之停止运作一特定时间之后再重新运作;以及一数位控制器,系与该电子装置及该控制电路电连接,用以致能(enable)该控制电路,于致能时发生该设定値,而于重新运作时输入该设定値至该电子装置以重置(Reset)该电子装置。8.如申请专利范围第7项所述之电子装置之线上重置的装置,其中该数位控制器系含一中央处理器,系用以送出该控制电路的位址(I/Oaddress);一解码器,系与该中央处理器及该控制电路电连接,于该中央处理器送出该控制电路的位址时,解码而致能该控制电路,及发出该设定値;以及一记忆体,系与该中央处理器电连接,用以预存该设定値,而由该中央处理器,于该控制装置被致能时,读取该设定値至该电子装置处之资料接脚(datapins),而于电源重新启动时,将该设定値送至该电子装置以重置(Reset)该电子装置。9.如申请专利范围第8项所述之电子装置之线上重置的装置,其中该解码器为一数位解码器。10.如申请专利范围第8项所述之电子装置之线上重置的装置,其中该记忆体为一唯读记忆体(ROM)。11.如申请专利范围第8项所述之电子装置之线上重置的装置,其中该记忆体为一随机存取记忆体(RAM)。12.如申请专利范围第8项所述之电子装置之线上重置的装置,其中该设定値为该电子装置之初値。13.如申请专利范围第8项所述之电子装置之线上重置的装置,其中该控制电路系含:一脉波产生器(Pulse Generator),系用以于该特定时间内输出一负向脉波;以及一开关电路,其系与该电子装置及该脉波产生电路电连接,该开关电路平时系导通(turn on)以接通该电子装置之电源(power source),而于该脉波产生器输出该负向脉波之该特定时间内截止(turn off)以切断(Cut off)该电子装置之电源。14.如申请专利范围第13项所述之电子装置之线上重置的装置,其中该电子装置之电源(power source)系含一正负12伏特、一正负5伏特、一正3伏特及一电况佳(power good)讯号。15.如申请专利范围第13项所述之电子装置之线上重置的装置,其中该开关电路为一电晶体(Transistor)开关电路。16.一种电子装置之线上重置的装置,所述之电子装置系为一需藉由重新开启电源以改变设定之电子装置,该装置系包含:一控制电路,其系与该电子装置电连接,用以于被致能(enable)时控制该电子装置之电源使停止运作一特定时间之后再重新运作;一中央处理器,系用以送出该控制电路的位址(I/Oaddress);一数位解码器,系与该中央处理器及该控制电路电连接,于该中央处理器送出该控制电路的位址时,解码而致能(enable)该控制电路,及由该中央处理器发出一设定値;以及一记忆体,系与该中央处理器电连接,用以预存该设定値,而由该中央处理器,于该数位解码电路被致能时,读取该设定値,而于该特定时间之后,使该设定値送至该电子装置,以重置(Reset)该电子装置。17.如申请专利范围第16项所述之电子装置之线上重置的装置,其中该记忆体为一唯读记忆体(ROM)。18.如申请专利范围第16项所述之电子装置之线上重置的装置,其中该记忆体为一随机存取记忆体(RAM)。19.如申请专利范围第16项所述之电子装置之线上重置的装置,其中该设定値为该电子装置之初値。20.如申请专利范围第16项所述之电子装置之线上重置的装置,其中该控制电路系含:一脉波产生器(Pulse Generator),系用以于该特定时间内输出一负向脉波;以及一开关电路,其系与该电子装置及该脉波产生电路电连接,该开关电路平时系导通(turn on)以接通该电子装置之电源(power source),而于该脉波产生器输出该负向脉波之该特定时间内截止(turn off)以切断(Cut off)该电子装置之电源。21.如申请专利范围第20项所述之电子装置之线上重置的装置,其中该电子装置之电源(power source)系含一正负12伏特、一正负5伏特、正3伏特及一电况佳(power good)讯号。22.如申请专利范围第20项所述之电子装置之线上重置的装置,其中该开关电路为一电晶体(Transistor)开关电路。图式简单说明:第一图:较佳实施例之动作流程图。第二图:较佳实施例之方块图。第三图:较佳实施例之动作时序图。
地址 台北县汐止镇新台五路一段八十八号二十一楼