发明名称 液晶显示器之时控装置
摘要 发明摘要:一种液晶显示器之时控装置,至少包括有奇数数据驱动器ICs与偶数数据驱动器ICs,此二组ICs串联在液晶显示板的一部份上,色彩信号被转换成根据驱动器IC之诸波分道以奇数数据与偶数数据交迭出现,奇数数据与偶数数据别传送到奇数数据驱动器ICs与偶数数据驱动器ICs,各个奇数数据驱动器ICs与偶数数据驱动器ICs同时操作液晶显示器,降低驱动器频率,颜色信号为类似单资料排类型者,使得数据驱动器ICs可配置在液晶显示板之一面上,而令数据驱动器ICs设计上得以小型化者。
申请公布号 TW326517 申请公布日期 1998.02.11
申请号 TW085115379 申请日期 1996.12.12
申请人 三星电子股份有限公司 发明人 申赫相
分类号 G09G3/36 主分类号 G09G3/36
代理机构 代理人 蔡坤财 台北巿松江路一四八号十二楼
主权项 1.一种液晶显示器之时控装置,其至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后,产生一用于液晶显示器之一闸极驱动器与一数据驱动器之控制信号;一顺序信号产生器,用来在收到一主时脉信号与一数据启动信号之后产生一闩锁控制信号与一顺序控制信号;复数个位移信息组,用来回应主时脉信号依序位移双资料排色彩信号之奇数数据与偶数数据,并用来将其输出;复数个闩锁信息组,用来回应闩锁控制信号,同时输出来自位移信息组的n个奇数数据与n个偶数数据;复数个第一混合信息组,用来依一交迭模式藉由来自闩锁信息组之n/2个奇数数据与n/2个偶数数据的逻辑AND功能而以顺序控制信号,且接着藉由逻辑AND功能所导致的逻辑OR功能,产生色彩信号之奇数组;复数个第二混合信息组,用来依一交迭模式藉由来自闩锁信息组之所剩n/2个奇数数据与n/2个偶数数据的逻辑AND功能而以顺序控制信号,且接着由逻辑AND功能所导致的逻辑OR功能,产生色彩信号之偶数组。2.如申请专利范围第1项所述之液晶显示器之时控装置,其中复数位移信息组之一至少包括:一第一n正反器,彼此串联连接,俾按顺序位移奇数数据;以及一第二n正反器,彼此串联连接,俾按顺序位移偶数数据,各n正反器根据主时脉信号执行一位移功能。3.如申请专利范围第2项所述之液晶显示器之时控装置,其中复数闩锁信息组之一至少包括一第三n正反器,用来接收来自第一n正反器之输出,与一第四n正反器,用来接收来自第二n正反器之输出,第三n正反器与第四n正反器根据闩锁时脉信号同时闩锁输入至输出端之输入。4.如申请专利范围第3项所述之液晶显示器之时控装置,其中第一混合信息组之一至少包括:n个AND闸极,具有二输入端,用来执行二来自输入端之输入信号之逻辑AND功能;以及一OR闸极,用来在收到来自AND闸极之输出之后,执行一逻辑OR功能;n/2个来自第三n正反器之输出与n/2来自第四n正反器之输出交替输入至n个AND闸极之输入端,且顺序控制信号依序输入n个AND闸极之其他输入端。5.如申请专利范围第3项所述之液晶显示器之时控装置,其中复数第二混合信息组之一至少包括:n个AND闸极,具有二输入端,用来执行二输入信号之逻辑AND功能;以及一OR闸极,用来在收到来自AND闸极之输出之后,执行一逻辑OR功能;所剩来自第三n正反器之n/2个输出与所剩来自第四n正反器n/2个输出交替输入至n个AND闸极之一输入端,且顺序控制信号交迭输入至n个AND闸极之其他输入端。6.一种液晶显示器之时控装置,其至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后产生一控制信号以控制液晶显示器之一闸极驱动器与一数据驱动器;一顺序信号产生器,用来在收到一主时脉信号与一数据启动信号之后,产生一闩锁时脉信号与一顺序控制信号;复数个位移信息组,用来根据主时脉信号依序位移双资料排色彩信号之一奇数数据与一偶数数据;复数个闩锁信息组,用来根据闩锁信号输出从位移信息组输出之n个奇数数据与n个偶数数据;复数个第一混合信息组,用来以顺序控制信号依交迭方式藉由输出自闩锁信息组之n/2个奇数数据与n/2个偶数数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之奇数组;复数个第二混合信息组,用来以顺序控制信号依交迭方式藉由输出自闩锁信息组之所剩n/2个奇数数据与所剩n/2个偶数数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之奇数组;复数个奇数驱动器ICs,各具有n个频道,用来在收到输出自复数个第一混合信息组之色彩信号之奇数组后,产生一液晶驱动信号;复数个奇数驱动器ICs,各具有n个频道,用来在收到输出自复数个第二混合信息组之色彩信号之偶数组元后,产生一液晶驱动信号;以及一液晶显示板,回应输入自复数个数据驱动器ICs之液晶显示器驱动信号来进行操作,该复数个奇数数据驱动器ICs与该复数个偶数数据驱动器ICs串列在液晶显示板之一部份上。7.一种液晶显示器之时控装置,其至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后,产生一闩锁时脉信号、一藉由分割一主时脉信号而获得之半频时脉信号与一用于液晶显示器之一闸极驱动器暨一数据驱动器之控制信号;一顺序信号产生器,用来产生一来自一数据启动信号与半频时脉信号之顺序控制信号;复数个位移信息组,用来在收到一单资料排色彩信号之后,根据主时脉信号,依序位移色彩信号数据,并将其输出;复数个闩锁信息组,用来分割输出自位移信息组之每n个色彩数据,并用来回应闩锁时脉信号输出2n个色彩信号;一第一混合信息组,用来以顺序控制信号依串列方式藉由来自闩锁信息组之n个数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之一奇数组;以及一第二混合信息组,用来以顺序控制信号依串列方式藉由来自闩锁信息组之所剩n个数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之一偶数组。8.如申请专利范围第7项所述之液晶显示器之时控装置,其中复数位移信息组之一至少包括2n个串联连接之正反器,各正反器回应主时脉信号,执行该数据位移操作。9.如申请专利范围第8项所述之液晶显示器之时控装置,其中复数闩锁信息组之一至少包括:一第一n正反器,用来接收来自2n个正反器之n个输出;以及一第二n正反器,用来接收来自2n个正反器之所剩n个输出,该第一n正反器与第二n正反器回应闩锁时脉信号闩锁回时输入至输出端之输入。10.如申请专利范围第9项所述之液晶显示器之时控装置,其中复数个第一混合信息组之一至少包括:n个AND闸极,具有二输入端,用来执行二输入信号之逻辑AND功能;以及一OR闸极,用来收到来自AND闸极之输出后执行一逻辑OR功能;来自第一n正反器之输出依序输入至n个AND闸极之输入端,且顺序控制信号依序输入至n个AND闸极之其他输入端。11.如申请专利范围第9项所述之液晶显示器之时控装置,其中复数第二混合信息组之一至少包括:n个AND闸极,具有二输入端,用来执行二输入信号之一逻辑AND功能;以及一OR闸极,用来在收到来自AND闸极之输出之后执行一逻辑OR功能;来自第一n正反器之输出依序输入至n个AND闸极之一输入端,且顺序控制信号依序输入至n个AND闸极之其他输入端。12.一种液晶显示器,至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后,产生一闩锁信号,一藉由分别时脉信号而获得之半频信号与一用于液晶显示器之闸极驱动器与数据驱动器之控制信号;一顺序信号产生器,用来自一数据启动信号与半频时脉信号产生一顺位控制信号;复数位移信息块,用来在收到单资料排色彩信号之后,根据主时脉信号依序位移色彩数据,并将其输出;复数个闩锁信息组,用来回应闩锁信号分割输出自位移信息组之n个色彩数据,并输出2n个色彩数据;一第一混合信息组,用来以顺序控制信号依序藉由来自闩锁信息组之n个数据之逻辑AND功能,而后藉由逻辑AND所导致之逻辑OR功能,产生色彩信号之奇数组;一第二混合信息组,用来以顺序控制信号依序藉由来自闩锁信息组之所剩n个数据之逻辑AND功能,并藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之偶数组;复数个奇数驱动器ICs,各具有n个频道,用来在收到来自第一混合信息组之色彩信号之奇数组后,产生一液晶驱动信号;复数个偶数驱动器ICs,各具有n个频道,用来在收到来自第二混合信息组之色彩信号之偶数组之后,产生一液晶驱动信号;以及一液晶显示板,回应输入自复数个数据驱动器ICs之液晶显示器驱动信号来进行操作,该复数个奇数数据驱动器ICs与该复数个偶数数据驱动器ICs串列在液晶显示板之一部份上。13.一种液晶显示器之时控装置,其至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后,产生一闩锁时脉信号、一藉由分割一主时脉信号而获得之半频时脉信号与一用于液晶显示器之闸极驱动器与数据驱动器之控制信号;一顺序信号产生器,用来在收到一主时脉信号、一半频时脉信号与一数据启动信号之后,于主时脉信号的每n个时脉脉冲之内产生n个闩锁控制信号,于半频时脉信号的每n个时脉脉冲内产生n个顺序控制信号,n个闩锁控制信号中各个具有一等于主时脉信号之一脉冲期间之高位准期间,而n个顺序控制信号中各个具有一等于半频时脉信号之一时脉脉冲之高位准期间;复数个闩锁信息组,用来在收到单资料排色彩信号与闩锁控制信号之后,于闩锁控制信号之高位准期间内,依序输出单资料排色彩信号之数据,并用来保持输出状态直到闩锁控制信号的下一个高位准期间输入为止;复数个第一混合信息组,用来以顺位控制信号依串列方式于保持期间藉由来自闩锁信息组之色彩信号数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之奇数组;以及复数个第二混合信息组,用来以重新配置之顺序控制信号于保持期间,其藉由来自闩锁信息组之颜色信号数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之偶数组。14.如申请专利范围第13项所述之液晶显示器之时控装置,其中复数个闩锁信息组之一至少包括n个正反器,用来共同接收单资料排色彩信号,n个正反器中各个根据n个闩锁控制信号之一对应信号闩锁单资料排色彩信号之数据。15.如申请专利范围第14项所述之液晶显示器之时控装置,其中复数个第一混合信息组之一至少包括:n个AND闸极,具有二输入端,用来执行二输入信号之一逻辑AND功能;以及一OR闸极,用来在收到来自AND闸极之后执行一逻辑OR功能,来自n正反器之输出依序输入至n个AND闸极之输入端,且顺序控制信号依序输入至n个AND闸极之其他输入端。16.如申请专利范围第14项所述之液晶显示器之时控装置,其中复数第二混合信息组之一至少包括:n个AND闸极,具有二输入端,用来执行二输入端之逻辑AND功能;以及一OR闸极,用来在收到来自AND闸极之后执行一逻辑OR功能;来自n正反器之输出依序输入至该n个AND闸极之输入端,而顺序控制信号则以始自n数目的第二个半数之顺序输入至n个AND闸极的其他输入端。17.一种液晶显示器,至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后,产生一闩锁时脉信号、一藉由分割一主时脉信号而获得之半频时脉信号与一用于液晶显示器之闸极驱动器与数据驱动器之控制信号;一顺序信号产生器,用来在收到一主时脉信号、一半频时脉信号与一数据启动信号之后,于主时脉信号的每n个时脉脉冲之内产生n个闩锁控制信号,于半频时脉信号的每n个时脉脉冲内产生n个顺序控制信号,n个闩锁控制信号中各个具有一等于主时脉信号之一脉冲期间之高位准期间,而n个顺序控制信号中各个具有一等于半频时脉信号之一时脉脉冲之高位准期间;复数个闩锁信息组,用来在收到单资料排色彩信号与闩锁控制信号之后,于闩锁控制信号之高位准期间内,依序输出单资料排色彩信号之数据,并用来保持输出状态直到闩锁控制信号的下一个高位准期间输入为止;复数个第一混合信息组,用来以顺位控制信号依串列方式于保持期间藉由来自闩锁信息组之色彩信号数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之奇数组;复数个第二混合信息组,用来以重新配置之顺序控制信号于保持期间藉由来自闩锁信息组之颜色信号数据之逻辑AND功能,且接着藉由逻辑AND功能所导致之逻辑OR功能,产生色彩信号之偶数组;复数个奇数驱动器ICs,各具有n个频道,用来在收到来自第一混合信息组之色彩信号之奇数组后,产生一液晶驱动信号;复数个偶数驱动器ICs,各具有n个频道,用来在收到来自第二混合信息组之色彩信号之偶数组之后,产生一液晶驱动信号;以及一液晶显示板,回应输入自复数个数据驱动器ICs之液晶显示器驱动信号来进行操作,该复数个奇数数据驱动器ICs与该复数个偶数数据驱动器ICs串列在液晶显示板之一部份上。18.一种液晶显示器之时控装置,其至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一主时脉信号之后,产生一闩锁时脉信号、一藉由分割一主时脉信号而获得之半频时脉信号与一用于液晶显示器之闸极驱动器与数据驱动器之控制信号;一数据分频器,用来在来自外部选择信号之色彩信号系单资料排时根据半频时脉信号将单资料排色彩信号转换成双资料排色彩信号,且在来自外部选择信号之色彩信号系双资料排时,毋需一转换步骤,即可输出色彩信号;复数闩锁脉冲产生器,用来在收到数据启动信号与半频时脉信号后自数据启动信号与半频时脉信号产生一第一顺序控制信号与第二顺序控制信号,藉由比二个第一顺序控制信号还多的逻辑OR功能产生一闩锁控制信号,并藉由较二个第二顺序控制信号还多的逻辑OR功能产生一相加控制信号;以及复数数据处理晶胞,用来根据闩锁控制信号闩锁输出自分频器之一奇数数据与一偶数数据,并藉由在被闩锁之数据与相加控制信号之间执行一逻辑操作,产生色彩信号之奇数组与偶数组,该闩锁控制信号相加控制信号预先设定成色彩信号之数据以相等于数据驱动器IC之频道数由奇数组与偶数组交迭配置,该奇数组输入至一数据驱动器之奇数数据驱动器IC,而该偶数组则输入至一数据驱动器之偶数驱动器IC。19.如申请专利范围第18项所述之液晶显示器之时控装置,其中复数数据处理晶胞之一至少包括:一闩锁信息组,用来在收到一来自数据分频器之色彩信号后,根据闩锁控制信号来闩锁色彩信号之数据;一第一混合信息组,藉由根据相加控制信号执行来自闩锁信息组之输出之逻辑AND功能,以及接着执行逻辑AND功能所导致之逻辑OR功能,产生色彩信号之一奇数组;以及一第二混合信息组,藉由根据相加控制信号执行来自闩锁信息组之输出之逻辑AND功能,以及接着执行逻辑AND功能所导致之逻辑OR功能,产生色彩信号之一偶数组。20.如申请专利范围第19项所述之液晶显示器之时控装置,其中闩锁信息组至少包括:一第一闩锁信息组,具有复数个正反器,用来在收到一闩锁控制信号之后,根据闩锁控制信号,将一对应数据输入端之数据闩锁至时脉输入端,并将输出自分频器之双资料排色彩信号之奇数数据一齐闩锁至数据输入端;以及一第二闩锁信息组,具有复数个正反器用来在收到一闩锁控制信号之后,根据闩锁控制信号,将一对应数据输入端之数据闩锁至时脉输入端,并将输出自分频器之双资料排色彩信号之偶数数据一齐闩锁至数据输入端。21.如申请专利范围第20项所述之液晶显示器之时控装置,其中该正反器为D正反器,位于闩锁控制信号之升起边缘,用来闩锁数据输入端之数据至输出端。22.如申请专利范围第20项所述之液晶显示器之时控装置,其中第一混合信息组至少包括:复数个AND闸极,用来在收到第一闩锁信息组之一正反器之相加控制信号或输出端信号之后,执行一输出端信号与一相加控制信号之逻辑AND功能;复数个AND闸极,用来在收到第二闩锁信息组之一正反器之相加控制信号或输出端信号之后,执行一输出端信号与一相加控制信号之逻辑AND功能;复数个OR闸极,用来执行来自以上二组AND闸极之输出信号之逻辑OR功能,且接着执行逻辑OR功能所导致的另一个逻辑OR功能。23.如申请专利范围第20项所述之液晶显示器之时控装置,其中第二混合信息组至少包括:复数个AND闸极,用来在收到第一闩锁信息组之一正反器之相加控制信号或输出端信号之后,执行一输出端信号与一相加控制信号之逻辑AND功能;复数个AND闸极,用来在收到第二闩锁信息组之一正反器之相加控制信号或输出端信号之后,执行一输出端信号与一相加控制信号之逻辑AND功能;复数个OR闸极,用来执行来自以上二组AND闸极之输出信号之逻辑OR功能,且接着执行逻辑OR功能所导致的另一个逻辑OR功能。24.一种液晶显示器,其至少包括:一控制信号处理机,用来在收到一垂直同步信号、一水平同步信号与一信号之后,产生一闩锁时脉信号、一藉由分割一主时脉信号而获得之半频信号与一用于液晶显示器之闸极驱动器与数据驱动器之控制信号;一数据分频器,用来在来自外部选择信号之色彩信号系单资料排时,根据半频时脉信号将单资料排色彩信号转换成双资料排色彩信号,且在来自外部选择信号之色彩信号系双资料排时,毋需一转换步骤,即可输出色彩信号;复数闩锁脉冲产生器,用来在收到数据启动信号与半频时脉信号后,自数据启动信号与半频时脉信号产生一第一顺序控制信号与第二顺序控制信号;藉由比二个第一顺序控制信号还多的逻辑OR功能产生一闩锁控制信号,并藉由转二个第二顺序控制信号还多的逻辑OR功能产生一相加控制信号;以及复数个数据处理晶胞,用来在闩锁输出自分频器之双资料排色彩信号之一奇数数据与一偶数数据之后,产生色彩信号之一奇数组与偶数组,而后在被闩锁之数据与相加控制信号之间进行一逻辑功能;复数个奇数驱动器ICs,各具有n个频道,用来在收到输出自复数个第一混合信息组之色彩信号之奇数组后,产生一液晶驱动信号;复数个偶数驱动器ICs,各具有n个频道,用来在收到输出自复数个第二混合信息组之色彩信号之偶数组之后,产生一液晶驱动信号;以及一液晶显示器(LCD)板:回应输入自复数个数据驱动器ICs之液晶显示器驱动信号来进行操作,该复数个奇数数据驱动器ICs与该复数个偶数数据驱动器ICs串列在液晶显示板之一部份上。图示简单说明:第一图图示一具有传统双资料排之LCD之组态;第二图图示本发明第一实施例之时控装置组态;第三图图示第二图中数据信号处理机之组态;第四图图示第三图中位移信息组之组态;第五图图示第三图中闩锁信息组之组态;第六图图示第三图中第一与第二混合信息组之组态;第七图图示本发明第一实施例中用于LCD之时控装置之个别信号成份波形;第八A及八B图图示一垂直同步信号、一水平同步信号与一数据启动信号之波形以阐明其间的时间关系;第九图图示来自第五图中闩锁信息组之信号之波形;第十图图示波形以阐明产生色彩信号之步骤,此色彩信号根据本发明具有藉第六图中第一与第二混合信息组内的顺序信号所获之改良型单资料排串列;第十一图图示一LCD之组态以阐明输入至数据驱动器电路之改成型单资料排串列之色彩信号;第十二图图示一改良型单资料排之色彩信号之一串列;第十三图图示本发明第二实施例中一时控装置之组态;第十四图图示第十三图中数据信号处理机之组态;第十五图图示第十四图中位移信息组之组态;第十六图图示第十四图中闩锁信息组之组态;第十七图图示第十四图中第一与第二混合信息组之组态;第十八图图示用于本发明第二实施例中LCD之时控装置之个别成份之信号波形;第十九图图示本发明之第三实施例中数据信号处理机之组态;第二十图图示第十九图中闩锁信息组之组态;第二一图图示第十九图中第一与第二混合信息组之组态;第二二图图示用于本发明第三实施例中LCD之时控装置之个别组之信号波形;第二三图图示本发明第四实施例中用于LCD之时控装置之组态;第二四图图示第二三图中数据信号处理机之组态;第二五图图示第二三图中数据驱动器内之电路组态,此电路用来将单资料排串列信号转换成双资料排串列信号;第二六图图示第二三图中闩锁脉冲产生器之组态;第二七图图示第二三图中闩锁信息组之电路图;第二八图与第二九图示第二四图中第一与第二混合信息组之电路图;第三十图图示诸波形以阐明垂直同步信号、水平同步信号、数据启动信号、单资料排串列之色彩信号以及改良型单资料排串列之色彩信号间之关系,这些信号使用于本发明第四实施例之LCD之时控装置中;第三一图图示诸波形,以阐明自单串列之色彩信号产生本发明改良型单资料排串列之色彩信号之步骤;第三二图图示诸波形,以阐明执行于第二四图中数据处理晶胞内的控制步骤。
地址 韩国