发明名称 VERY LOW NOISE, WIDE FREQUENCY RANGE PHASE LOCK LOOP
摘要
申请公布号 EP0771491(A1) 申请公布日期 1997.05.07
申请号 EP19960920258 申请日期 1996.05.16
申请人 VLSI TECHNOLOGY, INC.;BHUSHAN, BHARAT;ARCUS, CHRISTOPHER A.;TA, PAUL D. 发明人 BHUSHAN, BHARAT;ARCUS, CHRISTOPHER, A.;TA, PAUL, D.
分类号 H03K3/0231;H03K3/03;H03L7/099;(IPC1-7):H03K3/023 主分类号 H03K3/0231
代理机构 代理人
主权项
地址