发明名称 OPTIMIZATION OF INVALID BUS FOR MULTIPROCESSOR BY DIRECTORY-BASED CACHE COHERENCE PROTOCOL
摘要
申请公布号 JPH0991255(A) 申请公布日期 1997.04.04
申请号 JP19960191724 申请日期 1996.07.22
申请人 INTERNATL BUSINESS MACH CORP <IBM> 发明人 SANDORA JIYONSON BEIRAA;YARUSAN SU
分类号 G06F12/08;(IPC1-7):G06F15/16 主分类号 G06F12/08
代理机构 代理人
主权项
地址