发明名称 动态随机存取记忆体之记忆格之电容器的制造方法
摘要 依据本发明之动态随机存取记忆体 (DRAM)之记忆格(memory cell)之电容器的制造方法,由于在接触窗内的第一导电层上的上述接触窗的内壁形成导电边墙间隔物,故即使界定电容器之范围用的开口对不准,亦不会于绝缘层形成空洞,而能够提高其可靠度。且由于亦可缩小上述开口的宽度至大体与上述接触窗相同,故能够缩小其所占晶片的面积。
申请公布号 TW299482 申请公布日期 1997.03.01
申请号 TW085110544 申请日期 1996.08.29
申请人 台湾积体电路制造股份有限公司 发明人 王铨中;梁孟松
分类号 H01L21/70 主分类号 H01L21/70
代理机构 代理人 洪澄文 台北巿信义路四段二七九号三楼
主权项 1. 一种动态随机存取记忆体之记忆格之电容器的制造方法,适用于形成有MOS电晶体的半导体基板上制作记忆格的电容器,而上述动态随机存取记忆体之记忆格之电容器的制造方法包括下列步骤:于上述半导体基板上依序形成绝缘层及蚀刻终止层;于上述MOS电晶体之汲极区及源极区中之一者上的绝缘层及蚀刻终止层形成接触窗;于上述接触窗及蚀刻终止层上形成第一导电层;对上述第一导电层进行回蚀刻,而去除位于上述蚀刻终止层上的第一导电层;形成第二导电层,并进行回蚀刻,而于上述接触窗内的第一导层上的上述接触窗内壁形成导电边墙间隔物;于上述蚀刻终止层上形成第一牺牲层,并于上述第一牺牲层形成开口,以界定上述电容器之下电极板的范围;于上述开口及第一牺牲层上形成第三导电层;于上述第三导电层上形成第二牺牲层;依序对上述第二牺牲层及第三导电层进行回蚀刻,而去除位于上述第一牺牲层上的第三导电层;去除上述第一牺牲层及第二牺牲层;而使位于上述接触窗内的第一导电层、导电边墙间隔物及第三导电层成为上述电容器的下电极板;于上述电容器的下电极板上形成介电层;以及于上述介电层上形成上述电容器的上电极板。2.如申请专利范围第1项所述的动态随机存取记忆体之记忆格之电容器的制造方法,其中上述绝缘层为氧化物。3. 如申请专利范围第2项所述的动态随机存取记忆体之记忆格之电容器的制造方法,其中上述第一牺牲层及第二牺牲层为PETEOS。4. 如申请专利范围第3项所述的动态随机存取记忆体之记忆格之电容器的制造方法,其中上述蚀刻终止层为氮化物。5. 如申请专利范围第1.2.3或4项所述的动态随机存取记忆体之记忆格之电容器的制造方法,其中上述第一导电层、第二导电层及第三导电层为复晶矽。6. 如申请专利范围第5项所述的动态随机存取记忆体之记忆格之电容器的制造方法,其中上述介电层系由氧化物-氮化物-氧化物构成。7. 如申请专利范围第6项所述的动态随机存取记忆体之记忆格之电容器的制造方法,其中上述电容器的上电极板为复晶矽。图示简单说明:第1图系显示动态随机存取记忆体之记忆格部份的电路图;第2图系显示用以说明习知动态随机存取记忆体之记忆格之电容器的制造方法的剖面图;第3图系显示用以说明习知动态随机存取记忆体之记忆格之电容器的制造方法所造成之问题的剖面图;第4图系显示用以说明本发明之动态随机存取记忆体之记忆格之电容器的制造方法的剖面图;以及第5图系显示用以说明本发明之动态随机存取记忆体之记
地址 新竹科学工业园区研新一路九号