发明名称 Interchange system between logic modules
摘要
申请公布号 EP0309302(B1) 申请公布日期 1995.12.13
申请号 EP19880401830 申请日期 1988.07.13
申请人 AUTOMATED PROCESS CONTROL, INC. 发明人 RILEY, ROBERT E., JR.
分类号 G05B15/02;G05B19/042;G05B19/07;G08C15/12;H04L7/00;(IPC1-7):G08C15/12;H02P7/00;B60R16/02 主分类号 G05B15/02
代理机构 代理人
主权项
地址