发明名称 Method for checking the misalignment between holes and pads in multilayered printed circuits
摘要
申请公布号 IT1252707(B) 申请公布日期 1995.06.26
申请号 IT1991MI03447 申请日期 1991.12.20
申请人 SIEMENS TELECOMUNICAZIONI S.P.A. 发明人 AMADEI GIUSEPPE
分类号 H05K;H05K1/00;(IPC1-7):H05K 主分类号 H05K
代理机构 代理人
主权项
地址