发明名称 CIRCUITO BLOQUEADO EN FASE Y MULTIPLICADOR DE FRECUENCIA COMO RESULTANTE.
摘要 EL MULTIPLICADOR DE FRECUENCIA 20 ESTA FORMADO POR UN CIRCUITO BLOQUEADO EN FASE QUE CONSTA DE UN COMPARADOR DE FASE 11 PARA MANDAR UNA PLURALIDAD DE ELEMENTOS DE RETRASO 130-137 QUE EMITEN UNAS SEÑALES DESFASADAS SUCESIVAMENTE EN FASE CL0-CL7 A UN ADICIONADOR LOGICO 16 HECHO DE PUERTAS OU EXCLUSIVO.
申请公布号 ES2069229(T3) 申请公布日期 1995.05.01
申请号 ES19910400225T 申请日期 1991.01.30
申请人 BULL S.A. 发明人 MARBOT, ROLAND
分类号 H03B19/00;H03B19/14;H03K5/00;H03L7/081;H03L7/089;H03L7/16;(IPC1-7):H03L7/081 主分类号 H03B19/00
代理机构 代理人
主权项
地址