发明名称 用于模糊逻辑规则计值的电路和方法
摘要 响应一个单独的“REV”软件指令,在一个数据处理器(10)中对多个模糊逻辑规则计值的一种电路(14)。该REV指令对存储在一个存储器(32)中的规则进行计值以确定每一规则的规则强度。每一规则的前提和结论由一缓冲器地址分隔开。为了对前提计值,一个ALU(算术逻辑单元)(52)从存储在一累加器(58)中的当前前提中减去存储器(32)中的一个前提。其后,一个交换逻辑(46)提供控制信息以便指定一个最小值作为该规则的规则强度。
申请公布号 CN1080412A 申请公布日期 1994.01.05
申请号 CN93106697.2 申请日期 1993.06.05
申请人 莫托罗拉公司 发明人 J·格里格·瓦尔特;詹姆斯·M·西比格特罗斯;詹姆斯·L·布罗斯吉尼
分类号 G06F7/00 主分类号 G06F7/00
代理机构 中国国际贸易促进委员会专利代理部 代理人 杨国旭
主权项 1、用于操作数字式数据处理器以执行模糊规则计值操作的方法,该方法以下述步骤为特征:1)从一个存储单元检索一个地址值;2)将该地址值与一个第一边界值进行比较,如果该地址值与该第一边界值符合则终止该模糊规则计值操作;3)将该地址值与一个第二边界值进行比较,如果该地址值与该第二边界值符合则改变一个第一标记信号的状态;4)如果该地址值与第一及第二边界值都不符合而且第一标记信号处于第一状态,则从该地址值所指定的存储单元中检索一个隶属函数值并使用该隶属函数值执行一个第一算术运算;5)如果该地址值与第一及第二边界值都不符合而且第一标记信号处于第二状态,则从由该地址值指定的存储单元中检索一个结论值,应用该结论值执行第二算术运算并将该第二算术运算的结果有选择地写入由该地址值所指定的存储单元;以及6)重复步1)-5)。
地址 美国伊利诺斯州