发明名称 TEST SYSTEM FOR TIME DIVISION MULTIPLEX PROCESSING CIRCUIT
摘要
申请公布号 JPH03230632(A) 申请公布日期 1991.10.14
申请号 JP19900025063 申请日期 1990.02.06
申请人 FUJITSU LTD 发明人 MORI SHOKICHI
分类号 G01R31/28;H04J3/02;H04J3/14 主分类号 G01R31/28
代理机构 代理人
主权项
地址