发明名称 群组合器
摘要 本实用新型公开了一种群组合器,它主要由复接帧定位码替换电路5和分接帧定位码替换电路9等部件组成,完成支路子群数字码流中的第一支路的原帧定位码替换为群组合器本身的对告指示和新帧定位码的复接与分接,使得子群数字码流无论是否来自同一地点的信息源,既能传送群组合器本身的对告指示,又能透明地传送各支路信码。本实用新型还具有电路结构简单,调试装配容易,成本低廉,便于在战术通信系统中推广应用。
申请公布号 CN2064137U 申请公布日期 1990.10.17
申请号 CN89222036.8 申请日期 1989.10.22
申请人 机械电子工业部石家庄市第五十四研究所 发明人 冀克平
分类号 H04L5/00 主分类号 H04L5/00
代理机构 河北省专利事务所 代理人 高锡明
主权项 1、一种由支路数字接口(1)、缓冲存储电路(2)、复接电路(3)、复接帧同步电路(4)、群路数字接口(6)、分接电路(7)、分接帧同步电路(8)和直流电源(19)组成的群组合器,其特征在于还由复接帧定位码替换电路(5)和分接帧定位码替换电路(9)组成,其中复接帧定位码替换电路(5)由数据选择器(10)伪码产生器(11),时序产生器(12)、(13)构成,分接电路(7)的输出端(1)与数据选择器(10)的输入端(5)连接,复接帧同步电路(4)输出端(1)与数据选择器(10)的输入端(4)(6)连接,输出端(2)与伪码产生器(11)的输入端(2)连接,输出端(3)与时序产生器(12)的输入端(14)连接,输出端(4)与伪码产生器(11)和输入端(1)、时序产生器(12)的输入端(11)和时序产生器(13)的输入端(1)并联连接,时序产生器(12)的输出端(12)分别与数据选择器(10)的输入端(14),伪码产生器(11)的输入端(4),时序产生器(13)的输入端(2)并联连接,伪码产生器(11)输出端(3)与数据选择器(10)输入端(3)连接,时序产生器(13)的输入端(11)与数据选择器(10)的输入端(2)连接,数据选择器(10)输出端(7)与复接电路(3)的输入端(1)连接,分接帧定位码替换电路(9)由数据选择器(14)、伪码产生器(15)、时序产生器(16)、时序逻辑电路(17)和寄存器(18)构成,分接帧同步电路(8)输出端(1)与数据选择器(14)的输入端(2)、寄存器(18)的输入端(2)并联连接、输出端(2)与伪码产生器(15)的输入端(2)连接、输出端(3)与时序产生器(16)的输入端(14)、时序逻辑电路(17)的输入端(3)并联连接、输出端(4)与伪码产生器(15)的输入端(1)、时序产生器(16)的输入端(11)、时序逻辑电路(17)的输入端(1)并联连接,时序产生器(16)的输出端(12)与伪码产生器(15)输入端(4)、数据选择器(14)输入端(1)、时序逻辑电路(17)的输入端(2)并联连接,伪码产生器(15)输出端(3)与数据选择器(14)的输入端(3)连接,数据选择器(14)的输出端(4)与分接电路(7)输入端(2)连接,时序逻辑电路(17)输出端(4)与寄存器(18)输入端(3)连接。
地址 050081河北省石家庄市中山西路11号