发明名称 |
在有仲裁的80386/82385微机系统运行中80386对系统总线的抢用 |
摘要 |
一种多总线微计算机系统包括一个高速缓冲子系统和一个仲裁管理器。CPU上附有一个PREEMPT(抢用)信号源,该信号源在CPU周期超过一规定时间宽度时产生一个抢用信号。该抢用信号对任一已占用总线的装置产生影响,开始有规则地结束这总线的占用。当装置发出它占用总线结束的信号时,仲裁管理器就改变ARB/GRANT(仲裁/授予)导线的状态。在处于仲裁状态期间每个装置(除CPU外)为下个授予状态期间总线的占用在仲裁机制内进行协调。 |
申请公布号 |
CN1037982A |
申请公布日期 |
1989.12.13 |
申请号 |
CN89102626.6 |
申请日期 |
1989.04.25 |
申请人 |
国际商业机器公司 |
发明人 |
帕特里克·莫里斯·布兰德;马克·爱德华·迪安;菲利普·厄纳·米林 |
分类号 |
G06F13/42 |
主分类号 |
G06F13/42 |
代理机构 |
中国国际贸易促进委员会专利代理部 |
代理人 |
邹光新 |
主权项 |
1、一种多总线微计算机系统,其组成为: 一个微处理器和一个高速缓冲子系统,由一个CPU局部总线连在一起; 一个随机存取存储器、一个仲裁管理器和多个其它功能单元,由系统总线连在一起; 连接所述CPU局部总线和所述系统总线的装置; 上述CPU局部总线和系统总线都包括一组用于仲裁至少某些上述其它功能单元对所述系统总线的占用事宜的导线,该组导线中的一根导线提供抢用信号; 一个抢用信号源,其输入对延长到超过一个最小时间宽度的一个CPU局部总线周期敏感,所述抢用信号源具有一个连接到所述CPU局部总线的输出,用来对任一占用所述系统总线的功能单元发出抢用信号有效,以便根据收到所述抢用信号限制其占用时间宽度。 |
地址 |
日本东京都 |