摘要 |
<P>LA PRESENTE INVENTION CONCERNE UN CIRCUIT DE CONVERSION D'UNE ENTREE DIFFERENTIELLE EN NIVEAUX LOGIQUES CMOS.</P><P>CE CIRCUIT COMPREND UN COMPARATEUR D'ENTREE 10 COMPRENANT DEUX TRANSISTORS BIPOLAIRES DE TYPE NPN, Q1, Q2 RELIES PAR LEURS EMETTEURS ET RECEVANT LES SIGNAUX D'ENTREE DIFFERENTIELS E1, E2 SUR LEURS BASES; UNE BASCULE CMOS COMPRENANT DEUX BRANCHES CONSTITUEES CHACUNE D'UN TRANSISTOR MOS A CANAL P (P3, P4) EN SERIE AVEC DEUX TRANSISTORS MOS A CANAL N (N1, N3; N2, N4), LES GRILLES DES DEUXIEMES TRANSISTORS MOS A CANAL N (N3, N4) DE CHAQUE BRANCHE ETANT CONNECTEES POUR FIXER LE COURANT DE CES BRANCHES A L'ETAT PASSANT, LES GRILLES DES PREMIERS TRANSISTORS MOS A CANAL N (N1, N2) DE CHAQUE BRANCHE ETANT CONNECTEES AUX DRAINS DES TRANSISTORS A CANAL P (P4, P3) DE L'AUTRE BRANCHE ET A UNE BORNE DE SORTIE.</P><P>APPLICATION A LA COMMANDE DE PANNEAUX A PLASMA.</P>
|