发明名称 可编程的脉冲干扰仿真器
摘要 本发明属于通信干扰和电脉冲产生技术领域。用一个低速的8位微型计算机,配以一个硬件随机数发生器URNG、一个乘法累加器、两个先入先出存贮器FIFO、一个定时器、一个数模变换器DAC和一个高频调制器M便能产生周期长达7.5×10<SUP>6</SUP>的随机高频脉冲序列,输出脉冲的最高速率达10<SUP>6</SUP>个脉冲/秒,脉冲幅度和脉冲间隔的概率分布函数可以根据需要独立地、任意地改变。仿真器体积小,使用方便,可用来测试HF、VHF、UHF波段的各种通信系统,为提高通信系统的抗脉冲干扰性能提供必要的测试手段。
申请公布号 CN85100582A 申请公布日期 1986.08.20
申请号 CN85100582 申请日期 1985.04.01
申请人 南京工学院 发明人 程时昕
分类号 G06G7/26 主分类号 G06G7/26
代理机构 南京工学院专利事务所 代理人 陈昌柏
主权项 1、一种由低速微型电子计算机[1][8][9][10][11]和一个硬件随机数发生器[2],一个乘法累加器[3]二个先入先出(FIFO)存贮器[4],一个数字定时器[5],一个高频调制器[6]以及少量辅助电路[7]、[12]、[14]互相连接构成可编程序脉冲干扰仿真器。其特征在于:a、一个FIFO存贮器接在乘法累加器[3]和数模转换器[7]之间,另一个FIFO存贮器接在乘法累加器[3]和数字定时器[5]之间,使仿真器输出脉冲的最高速率和FIFO存贮器的极限存取速率相等。b、乘法累加器[3]接在计算机的输出接口[9]、硬件随机数发生器[2]和两个FIFO发生器[4]之间,以完成线性内插的功能。c、硬件随机数发生器[2]的十六个输出头中有8个头接到计算机的输入接口[10],[11],另8个头接到乘法累加器[3],实现分布函数的变换和提高精度。d、两个FIFO存贮器[4]IR端通过或门[12]与硬件随机数发生器[2]的触发端相联。
地址 江苏省南京四牌楼2号