发明名称 (A3) ;SWITCHING DEVICE WITH AUTOMATIC DATA PHASE RESETTING OVER +/- 3.5 BITS;0007 (B1) ;SWITCHING METHOD WITH AUTOMATIC DATA PHASE RESETTING OVER +/- 3.5 BITSAND DEVICE FOR CARRYING OUT SAID METHOD
摘要 <p>Dispositif assurant la commutation de deux canaux véhiculant la même information numérique avec remise en phase automatique des données sur ±3,5 bits et comportant sur chaque canal un ensemble mémoire tampon (1, 2, 4) au rythme d'écriture Hi/Ni, un oscillateur (6) au rythme H assurant la lecture des mémoires tampon au rythme H/N et asservi en opposition de phase sur l'un ou l'autre des rythmes d'écriture, un comparateur logique (10) commandant les rythmes d'écriture Hi/Ni, l'aiguillage (8) des rythmes à l'entrée de l'oscillateur et le commutateur (5) sur les données. Dans la mémoire tampon du canal 2 supposé au départ comme étant celui dont la qualité se dégrade, les données sont converties en N trains parallèles au rythme H2/N et relues au rythme H/N de l'oscillateur. Sur le canal 1, dont la qualité est la meilleure, la fonction mémoire tampon est forcée en écriture au rythme H1/N - 1, le rythme de lecture restant inchangé, jusqu'à la coïncidence des N bits sur les deux canaux suivie de la commutation des données, du verrouillage du rythme d'écriture H1/N et de la commutation vers l'oscillateur du rythme H1/N. Application: transmission des données.</p>
申请公布号 EP0137563(A2) 申请公布日期 1985.04.17
申请号 EP19840201411 申请日期 1984.10.04
申请人 TELECOMMUNICATIONS RADIOELECTRIQUES ET TELEPHONIQUES T.R.T. 发明人 CORNET, JEAN-FRANCOIS RENE;CLEMENT, PATRICK
分类号 H04B1/74;H04L1/02;H04L7/00;(IPC1-7):H04L1/02 主分类号 H04B1/74
代理机构 代理人
主权项
地址