发明名称 CIRCUIT FOR REDUCING SECOND DISTORTION IN A FREQUENCY-MODULATED SIGNAL
摘要
申请公布号 GB2121655(A) 申请公布日期 1983.12.21
申请号 GB19830011645 申请日期 1983.04.28
申请人 * NIPPON VICTOR KABUSHIKI KAISHA 发明人 YASUAKI * WATANABE
分类号 H03C3/00;G11B9/06;G11B20/06;G11B20/22;H04N5/93;H04N9/79;H04N9/802;H04N9/82;H04N9/85;(IPC1-7):H04B15/00 主分类号 H03C3/00
代理机构 代理人
主权项
地址