发明名称 写入时作块层次读取之方法与装置
摘要 在一实施例中,揭示了一种用以在写入一非挥发记忆体装置之其他的区块时读取一非挥发记忆体装置之一区块之方法与装置。
申请公布号 TWI261252 申请公布日期 2006.09.01
申请号 TW090111443 申请日期 2001.05.14
申请人 英特尔公司 发明人 凯瑞 D 泰德罗;马克 E 鲍尔
分类号 G11C16/00(07) 主分类号 G11C16/00(07)
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种非挥发性记忆体装置,其包含:一包括一第一区块和一第二区块之记忆体,每个区块能够在其他区块被写入时被加以读取;一第一列解码器与该第一区块相关以仅仅定址该第一区块;一第二列解码器与该第二区块相关以仅仅定址该第二区块;一第一局部行解码器和一第二局部行解码器,每个局部行解码器与一对应的区块相关;以及其一第一局部行致能电路和一第二局部行致能电路,与一对应的局部行解码器相关。2.如申请专利范围第1项之装置,进一步包含:一与记忆体相关之全域行解码器。3.如申请专利范围第2项之装置,进一步包含:一组与全域行解码器和每个区块相关之读取全域行线。4.如申请专利范围第3项之装置,进一步包含:一组与全域行解码器和每个区块相关的写入全域行线。5.如申请专利范围第3项之装置,其中:从全域行解码器藉由该读取全域行线且经由被致能以读取行读取讯号之对应的局部行解码器送出一行读取讯号至第一区块。6.如申请专利范围第5项之装置,其中:从全域行解码器藉由该读取全域行线且经由被致能以读取行写入讯号之对应的局部行解码器送出一行写入讯号至第二区块,如此使得全域行解码器为同时在读取模式和写入模式中。7.一种用以在写入非挥发性记忆体之一第二区块之同时读取该非挥发性记忆体之第一区块之方法,其包含:从一全域行解码器送出一行读取讯号至第一区块;从全域行解码器送出一行写入讯号至第二区块;致能一第一局部行解码器以接收行位址讯号并仅与该第一区块电绝缘;以及致能一第二局部行解码器以接收行写入讯号并仅与该第二区块电绝缘。8.如申请专利范围第7项之方法,进一步包含:经由第一局部行解码器送出行读取讯号至第一区块。9.如申请专利范围第8项之方法,进一步包含:经由第二局部行解码器送出行写入讯号至第二区块,如此使得在同时写入其他资料至第二区块时从第一区块读取资料。10.一种用以在写入一非挥发性记忆体之一第二区块之同时读取该非挥发性记忆体之一第一区块之装置,其包含:用以从一全域行解码器送出一行读取讯号至第一区块之装置;用以从全域行解码器送出一行写入讯号至第二区块之装置;用以致能一并仅与该第一区块电绝缘;以及用以致能一第二局部行解码器以接收行写入讯号之装置并仅与该第二区块电绝缘。11.如申请专利范围第10项之装置,进一步包含:用以经由第一局部行解码器送出行读取讯号至第一区块之装置。12.如申请专利范围第11项之装置,进一步包含:用以经由第二局部行解码器送出行写入讯号至第二区块之装置。13.一种非挥发性记忆体装置,其包含:一程式码划分以储存程式码,该程式码划分具有第一数目的区块,第一数目的局部列解码器及局部行解码器,每一解码器相关于一相应的区块且具有第一数目的局部行致能电路,每一局部行致能电路均与一对应局部行解码器相关;一资料划分以储存资料,该资料划分具有一第二数目的区块,第二数目的局部列解码器及局部行解码器,每一解码器相关于一对应之区块,且具有第二数目的局部行致能电路,每一局部行致能电路均与一局部行解码器相关;以及耦合至该等局部行解码器之一全域行解码器;其中在其他区块经由该全域行解码器被写入之同时,每个区块能够被读取。14.如申请专利范围第13项之非挥发性记忆体,其中程式码划分中的第一数目的区块可重新定义为包括来自资料划分中第二数目之区块中未使用的区块。15.如申请专利范围第13项之非挥发性记忆体装置,其中资料划分中的第二数目的区块可重新定义为包括来自程式码划分中第一数目的区块中之未使用的区块。16.一种用于读取非挥发性记忆体装置之方法,其包含:从一非挥发性记忆体之一部份读取资料,该记忆体部份包括第一及第二区块及第一及第二局部行解码器,每一局部行解码器相关于一对应之区块;同时将资料写入该非挥发性记忆体之该部份;将一对该部份之全域解码器置于写入模式中;同时将全域解码器置于读取模式中;发送一行读取信号经由该第一局部行解码器至该第一区块;以及发送一行写入信号经由该第二局部行解码器至该第二区块。图式简单说明:图1显示一先前技艺快闪记忆体装置。图2显示一弹性的写入时读取记忆体之实施例。图3显示写入时读取记忆体之其他的实施例。图4显示一藉由致能一全域位元线透过一局部位元线来读取或写入之实施例。图5显示一读取一划分中之一区块同时写入在相同划分中的其他区块之实施例。图6显示一弹性的区块划分之实施例。
地址 美国