发明名称 CIRCUIT LOGIQUE DE CORRECTION PAR ARRONDI POUR MULTIPLICATEUR UTILISANT L'ALGORITHME DE BOOTH MODIFIE
摘要 <P>Le circuit logique de correction 42 par arrondi selon l'invention est intégré à un multiplicateur numérique binaire 10 à arithmétique à virgule flottante qui utilise un algorithme de Booth modifié pour former un produit final de chiffres binaires. Le circuit logique de correction par arrondi est appliqué, dans le multiplicateur, de façon à arrondir le produit final de celui-ci à un chiffre pré-établi, sans que ce multiplicateur ait à calculer de chiffres binaires moins significatifs à droite du chiffre binaire pré-établi. Les circuits du multiplicateur qui étaient antérieurement nécessaires pour former un produit final non arrondi avant l'opération d'arrondi sont supprimés sans que l'arrondi devienne moins précis.</P>
申请公布号 FR2443720(A1) 申请公布日期 1980.07.04
申请号 FR19790029908 申请日期 1979.12.05
申请人 AMERICAN MICROSYSTEMS INC 发明人
分类号 G06F7/38;G06F7/483;G06F7/508;G06F7/52;G06F7/53;G06F7/533;(IPC1-7):G06F7/52 主分类号 G06F7/38
代理机构 代理人
主权项
地址