发明名称 电流输出型驱动电路及显示装置
摘要 本发明系提供一种电流输出型驱动电路及显示装置之相关技术,其系具有对应于显示面板102的各分割区域而设置之复数个驱动器101-1~101-n,而各驱动器系具有:输出电路,其系以被供应之基准电流IREF作为驱动电流而输出于显示面板102所对应的分割区域DRVA1~DRVAn;以及基准电流源电路200-1~200-n,其系将自基准电流输入端子所输入的基准电流施以取样保持之后,而供应于输出电路;基准电流输入端子系藉由与另外的驱动器之基准电流输入端予共通的电流配线CML1而连接,且在各驱动器的基准电流源电路,基准电流系以时间分割方式而经分配。根据本发明,则能充分缩小将显示器(驱动对象)进行分割驱动的驱动器之间的亮度段差,且能实现知之基准电流的供应方法所无法实现之大型而高阶调显示之有机EL显示器。
申请公布号 TWI261214 申请公布日期 2006.09.01
申请号 TW092123288 申请日期 2003.08.25
申请人 新力股份有限公司 发明人 高木佑一;大贺玄一郎;日月央
分类号 G09G3/00 主分类号 G09G3/00
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种电流输出型驱动电路,其特征在于:其系对分割成复数个区域分担之驱动对象输出驱动电流;具有对应于上述驱动对象之各分担区域而设置之复数个驱动器;上述各驱动器系具有:输出手段,其系输出因应于被供应的基准电流和图像资料之上述驱动电流于上述驱动对象之对应之分担区域;以及基准电流源电路,其系将自基准电流输入端子所输入的基准电流施以取样保持之后,予以供应于上述输出手段。2.如申请专利范围第1项之电流输出型驱动电路,其中上述基准电流源电路系至少具有:电流取样电路,其系含有因应于控制信号而将上述基准电流予以取样保持之电流记忆体;以及控制电路,其系输出用以控制上述电流取样电路的电流记忆体之上述基准电流的写入和读出动作的控制信号于上述电流取样电路。3.如申请专利范围第2项之电流输出型驱动电路,其中上述电流取样电路系含有第1电流记忆体和第2电流记忆体,上述控制电路系在上述第1电流记忆体和第2电流记忆体,交互地进行自上述基准电流输入端子输入之基准电流的写入和所写入之基准电流的读出之方式,而输出上述控制信号于上述电流取样电路。4.如申请专利范围第2项之电流输出型驱动电路,其中上述输出手段系含有复数个电流输出型之数位.类比变换电路,具有进而藉由复制或时间分割方式而将自上述基准电流源电路的电流取样电路的电流记忆体所读出之基准电流予以分配之措施,而增加成复数个基准电流之手段,上述复数个基准电流系供应于上述复数个之数位.类比变换电路。5.如申请专利范围第4项之电流输出型驱动电路,其中上述各驱动器系因应于输入资料,而输出复数通道之电流,更具有保持上述输入资料之暂存器阵列,具有进而藉由复制或时间分割方式将自上述基准电流源电路的取样保持的基准电流予以分配之措施,而增加成复数个基准电流之手段,上述输出手段系具有:复数个变换电路,其系接受上述复数个基准电流,而输出因应于上述暂存器阵列的保持资料之电流;以及电流输出电路,其系具有因应于上述变换电路之输出电流,而交互地以电流写入模式和电流读出模式而作动之第1群电流取样电路和第2群电流取样电路。6.如申请专利范围第5项之电流输出型驱动电路,其中上述输入资料系数位图像资料,具有在上述图像资料的停止动作之垂直遮没期间,进行将基准电流分配至上述各驱动器之手段,上述各驱动器系在伴随着上述图像资料的传送而产生数位杂讯之垂直遮没期间之后,将保持于各驱动器之基准电流源电路之电流作为基准电流而使用。7.一种电流输出型驱动电路,其特征在于:其系对分割成复数个区域分担之驱动对象输出驱动电流,具有对应于上述驱动对象的各分担区域而设置之复数个驱动器,上述各驱动器系具有:输出手段,其系以被供应的基准电流作为上述驱动电流,而输出于上述驱动对象之对应之分担区域;以及基准电流源电路,其系将自基准电流输入端子所输入之基准电流施以取样保持之后,供应于上述输出手段;而且,上述基准电流输入端子系藉由与另外的驱动器之基准电流输入端子共通的电流配线而连接,在上述各驱动器之基准电流源电路,系以时间分割方式而分配基准电流。8.如申请专利范围第7项之电流输出型驱动电路,其中上述各驱动器当接受表示基准电流分配开始之信号时,自上述基准电流输入端子将上述基准电流取入至上述基准电流源电路,并输出表示基准电流分配开始的信号于次段的驱动器电路。9.如申请专利范围第8项之电流输出型驱动电路,其中上述各驱动器系具有资料记忆体,且当接受表示资料的写入开始之第1信号时,则写入输入资料于上述资料记忆体,并输出表示资料的写入开始之上述第1信号于次段之驱动器,而且,当接受表示基准电流分配开始的第2信号时,则同步于上述第1信号而自上述基准电流输入端子,将上述基准电流取入至上述基准电流源电路,并输出表示基准电流分配开始之上述第2信号于次段之驱动器电路。10.如申请专利范围第7项之电流输出型驱动电路,其中上述基准电流源电路系至少具有:电流取样电路,其系含有因应于控制信号而将上述基准电流施以取样保持之电流记忆体;以及控制电路,其系将用以控制上述电流取样电路的电流记忆体之上述基准电流的写入和读出动作之控制信号,输出于上述电流取样电路。11.如申请专利范围第10项之电流输出型驱动电路,其中上述电流取样电路系含有第1电流记忆体和第2电流记忆体,上述控制电路系在上述第1电流记忆体和第2电流记忆体,以交互进行自上述基准电流输入端子而输入之基准电流的写入和所写入之基准电流的读出之方式,而输出上述控制信号于上述电流取样电路。12.如申请专利范围第10项之电流输出型驱动电路,其中上述输出手段系含有复数个电流输出型之数位.类比变换电路,具有进而藉由复制或时间分割方式而将自上述基准电流源电路的电流取样电路之电流记忆体所读出之基准电流予以分配之措施,而增加成复数个基准电流之手段,上述复数个基准电流系供应于上述复数个数位.类比变换电路。13.如申请专利范围第7项之电流输出型驱动电路,其中至少构成主要的上述驱动器之基准电流源电路系含有基准电流产生电路,其系产生基准电流而供应于上述共通的电流配线。14.如申请专利范围第10项之电流输出型驱动电路,其中至少构成主要的上述驱动器之基准电流源电路系含有基准电流产生电路,其系产生基准电流而供应于上述共通的电流配线。15.如申请专利范围第7项之电流输出型驱动电路,其中上述各驱动器系因应于输入资料,而输出复数个通道之电流,更具有保持上述输入资料之暂存器阵列,具有藉由以复制或时间分割方式而将上述基准电流源电路的取样保持之基准电流予以分配之措施,而增加成复数个基准电流之手段,上述输出手段系具有:复数个变换电路,其系接受上述复数个基准电流,而输出因应于上述暂存器阵列的保持资料之电流;以及电流输出电路,其系具有因应于上述变换电路的输出电流,而交互地以电流写入模式和电流读出模式而作动之第1群电流取样电路和第2群电流取样电路。16.如申请专利范围第15项之电流输出型驱动电路,其中上述输入资料系数位图像资料,具有在上述图像资料停止动作之垂直遮没期间,进行将基准电流分配至上述各驱动器之手段,上述各驱动器系在伴随着上述图像资料的传送而产生数位杂讯之垂直遮没期间之后,将保持于各驱动器之基准电流源电路之电流作为基准电流而使用。17.如申请专利范围第7项之电流输出型驱动电路,其中上述基准电流的配线系配置于屏蔽用的电源配线之间。18.如申请专利范围第7项之电流输出型驱动电路,其中上述基准电流的配线为含有屏蔽用电源层之多层配线时,系配置于该屏蔽用电源层的上层。19.如申请专利范围第7项之电流输出型驱动电路,其中具有在各驱动器之基准电流施以取样保持之电路全部为非导通状态时,能抑制上述共通的基准电流配线的电位产生大幅变动之手段。20.如申请专利范围第12项之电流输出型驱动电路,其中将上述基准电流增加成复数基准电流之手段,系具有:定电流源,其系含有配置于输入段之电阻元件;以及电流反射镜电路,其系以对应于上述输出手段的输出部之方式而并排配置于输出段,并由含有电阻元件之复数个基本电流源所构成;上述复数个基准电流源之中,配置于两端部之基准电流源的电阻元件系配置于上述定电流源的电阻元件之附近。21.如申请专利范围第20项之电流输出型驱动电路,其中将构成上述基准电流源之电阻元件予以分割,且分别斜向交叉地进行布局。22.一种显示装置,其特征在于:其系对分割成复数个区域分担之显示面板之该分担区域输出驱动电流;具有对应于上述显示面板的各分担区域而设置之复数个驱动器;上述各驱动器系具有:输出手段,其系以被供应之基准电流作为上述驱动电流,而输出于上述显示面板之对应之分担区域;以及基准电流源电路,其系将自基准电流输入端子所输入的基准电流施以取样保持之后,予以供应于上述输出手段。23.一种显示装置,其特征在于:其系对分割成复数个区域分担之显示面板的该分担区域输出驱动电流,具有对应于上述显示面板的各分割区域而设置之复数个驱动器,上述各驱动器系具有:输出手段,其系以被供应之基准电流作为上述驱动电流,而输出于上述显示面板之对应之分担区域;以及基准电流源电路,其系将自基准电流输入端子所输入之基准电流施以取样保持之后,供应于上述输出手段;而且,上述基准电流输入端子系藉由与另外的驱动器之基准电流输入端子和共通的电流配线而连接,上述各驱动器之基准电流源电路,系以时间分割方式而分配基准电流。24.如申请专利范围第23项之显示装置,其中上述各驱动器当接受表示基准电流分配开始之信号时,自上述基准电流输入端子将上述基准电流取入至上述基准电流源电路,并输出表示基准电流分配开始的信号于次段的驱动器电路。25.如申请专利范围第23项之显示装置,其中上述各驱动器系具有资料记忆体,且当接受表示资料的写入开始之第1信号时,则写入输入资料于上述资料记忆体,并输出表示资料的写入开始之上述第1信号于次段之驱动器,而且,当接受表示基准电流分配开始的第2信号时,则同步于上述第1信号而自上述基准电流输入端子,将上述基准电流取入至上述基准电流源电路,并输出表示基准电流分配开始之上述第2信号于次段之驱动器电路。26.如申请专利范围第23项之显示装置,其中上述基准电流的配线为配置于屏蔽用的电源配线之间。27.如申请专利范围第23项之显示装置,其中上述基准电流的配线系含有屏蔽用电源层的多层配线时,系配置于屏蔽用电源层的上层。28.如申请专利范围第23项之显示装置,其中具有在将各驱动器之基准电流施以取样保持之电路系在全部为非导通状态时,能抑制上述共通的基准电流配线的电位产生大幅变动之手段。图式简单说明:图1系表示液晶显示用的资料线驱动器等所使用之基准电压产生电路之电路图。图2系用以说明电压输出型资料线驱动器之基准电压的驱动器IC间连接方式之图示。图3A和图3B系表示采用电流输出型之阳极驱动器IC之电流连接方式之有机EL全彩色模组驱动系统之图示。图4系表示采用本发明之电流输出型驱动电路之有机EL显示装置之第1实施形态之构成图。图5A-图5H系用以说明有关于图1之显示装置之基准电流的取样连续动作之图示。图6系表示本发明之电流输出型驱动器IC的构成例之区块图。图7系表示本实施形态之基准电流源电路的第1构成例之区块图。图8系表示图7之定电流源电路的构成例之电路图。图9系表示图7之电流取样电路和电流反射镜电路之具体的构成例之电路图。图10A-图10M系用以说明有关于控制信号产生电路之电流取样电路的控制动作之图示。图11A-图11C系表示构成电流反射镜电路之电阻元件的布局例之图示。图12系用以说明图11A-图11C的布局功效之图示。图13A-图13H系用以说明基准电流的驱动器IC间的分配动作之图示。图14系说明用以分配于驱动器IC间之基准电流配线的遮蔽和安定化方法之图示。图15系表示本实施形态之基准电流源电路的第2构成例之区块图。图16系表示构成本实施形态之电流输出型驱动器IC之电流输出电路的一构成例之电路图。图17系表示电流输出电路的第1和第2排库所采用之电流取样电路之构成例的电路图。图18A-图18H系表示本实施形态之电流输出型驱动器IC的动作之时序流程图。图19系表示构成本实施形态之电流输出型驱动器IC之暂存器阵列的一构成例之电路图。图20系表示含有构成本实施形态之电流输出型驱动器IC之暂存器阵列、控制信号产生电路、DAC、以及电流输出电路之部份电路的构成之区块图。图21A-图21G系表示本实施形态之电流输出型驱动器IC的部份电路之动作的时序流程图。图22系表示采用本发明之电流输出型驱动电路之有机EL显示装置之第2实施形态之构成图。图23A-图23N系用以说明有关于图22之显示装置之基准电流的取样连续动作之图示。
地址 日本