发明名称 DIGITAL PHASE SYNCHRONOUS LOOP
摘要 PURPOSE:To turn the phase error of the synchronous state to zero by securing a specified simple function for the LPF function which decides the system function of a loop which forms PLL or the costas loop.
申请公布号 JPS53103362(A) 申请公布日期 1978.09.08
申请号 JP19770017748 申请日期 1977.02.22
申请人 TOKYO SHIBAURA ELECTRIC CO 发明人 YAHATA MEIKI;YODA SHIYUNSUKE;KAWASAKI TADAMICHI
分类号 H03L7/06;H03L7/08;H03L7/093 主分类号 H03L7/06
代理机构 代理人
主权项
地址