发明名称 ERROR PATTERN CORRECTION PARALLEL
摘要 PURPOSE:To simply constitute by employing fewer number number of commerically available IC without specializing matrix ICs using parallel multipliers in operation circuits.
申请公布号 JPS52111351(A) 申请公布日期 1977.09.19
申请号 JP19760028357 申请日期 1976.03.16
申请人 NIPPON ELECTRIC CO 发明人 FURUYA TSUKASA
分类号 G06F12/16;G06F3/06;G06F11/10;G11B20/18;G11C29/00;H03M13/00 主分类号 G06F12/16
代理机构 代理人
主权项
地址