发明名称 CPU断电的方法及其装置
摘要 CPU(10)具有一种断电模式,在该模式下大部分电路不接收电源。响应于接收到一个异常(60)来实现加电(64),摆脱断电(58)。因为在响应异常(60)中,不需要大部分CPU(10)中存在的状态信息,所以在断电(58)期间对CPU(10)的大部分除去电源没有问题。程序员模型寄存器堆(16)和一些CPU(10)中的其它电路在断电时保持有电,但大量的组成CPU的主要电路:执行单元(20),指令译码和控制逻辑电路(18),指令流水线(26)和总线接口(32)不需要电源。从这些非关键的电路除去电源导致了断电期间有效的节电。给加电的电路提供了减小的电源电压来提供另外的节电。
申请公布号 CN1599893A 申请公布日期 2005.03.23
申请号 CN02820710.6 申请日期 2002.08.29
申请人 飞思卡尔半导体公司 发明人 约翰·瓦利卡
分类号 G06F1/32 主分类号 G06F1/32
代理机构 中原信达知识产权代理有限责任公司 代理人 黄启行;谢丽娜
主权项 1.一种具有用于执行指令的中央处理器(CPU)的数据处理系统,数据处理系统包括:执行单元,用于执行指令;存储设备,用于存储关于CPU当前状态的信息;时钟发生器,用于提供时钟信号以定时CPU的各种功能;逻辑单元,用于维护低功率模式信号,以响应CPU进入低功率操作模式;和功率控制单元,耦合到所述逻辑单元,该功率控制单元接收低功率模式信号,并且作为响应,用于禁用时钟发生器的功率控制单元维持到所述逻辑单元和存储设备的电源电压,同时从执行单元中除去电源电压。
地址 美国得克萨斯州