发明名称 用于时钟与数据恢复电路的相位调整电路
摘要 描述了用于时钟与数据恢复电路(CDR)的相位调整电路。系统和装置包括:输入端,所述输入端用于接收串行数据信号;边沿数据分接头,所述边沿数据分接头用于对串行数据信号中的过渡边沿进行采样,以便生成数据边沿检测信号;CDR电路,所述CDR电路包括相位检测器,所述相位检测器用于接收串行数据信号和数据边沿检测信号,并且用于输出指示串行数据信号与数据边沿检测信号之间的相位差的相位超前/滞后信号;以及相位调整电路,所述相位调整电路用于生成相位超前/滞后调整数据。CDR电路用于至少部分地基于由相位超前/滞后调整数据所调整的相位超前/滞后信号来输出经恢复的时钟信号。
申请公布号 CN105794144A 申请公布日期 2016.07.20
申请号 CN201480064952.8 申请日期 2014.11.21
申请人 英特尔公司 发明人 S·贾科尼;M·徐
分类号 H04L7/033(2006.01)I 主分类号 H04L7/033(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 陈松涛;韩宏
主权项 一种装置,包括:输入端,所述输入端用于接收串行数据信号;边沿数据分接头,所述边沿数据分接头用于对所述串行数据信号中的过渡边沿进行采样,以便生成数据边沿检测信号;时钟与数据恢复(CDR)电路,所述时钟与数据恢复(CDR)电路包括相位检测器,所述相位检测器用于接收所述串行数据信号和所述数据边沿检测信号,并且用于输出指示所述串行数据信号与所述数据边沿检测信号之间的相位差的相位超前/滞后信号;以及相位调整电路,所述相位调整电路用于生成相位超前/滞后调整数据;其中,所述CDR电路用于至少部分地基于由所述相位超前/滞后调整数据所调整的所述相位超前/滞后信号来输出经恢复的时钟信号。
地址 美国加利福尼亚