主权项 |
1.一种电压控制电路,包括:一电压检测电路,其具有大于一第1既定电压之关联切换点,并响应大于该第1既定电压之输入电压而产生作动信号;及一箝位控制电路,其系响应该作动信号将运转电压箝位成第2既定电压。2.如申请专利范围第1项之电压控制电路,其中该第2既定电压系实质等于该第1既定电压。3.如申请专利范围第1项之电压控制电路,尚含有:用于抑制该作动信号内之突波之一突波滤波器。4.如申请专利范围第1项之电压控制电路,其中该箝位控制电路尚含有:用于抑制第2既定电压内之振荡之一箝位级控制电路。5.如申请专利范围第1项之电压控制电路,其中该箝位控制电路尚含有:至少一个用于提供运转电压至对应之电路组件之箝位级。6.如申请专利范围第1项之电压控制电路,该至少一个箝位级可降低对应电路组件内之电流峰値。7.如申请专利范围第5项之电压控制电路,该至少一个箝位级含有一延迟装置。8.如申请专利范围第1项之电压控制电路,其中该电压检测电路尚包含:一电流镜对,其系响应自输入电压所产生之一第1电流用以产生实质上等于该第1电流之一第2电流而产生该作动信号。9.一种电压控制电路,包含:一电压检测电路,其具有一第1状态及第2状态,并响应大于一既定电压VCCo之输入电压而从该第1状态切换到该第2状态俾产生一件动信号;及一箝位控制电路,其系响应该作动信号用以将一运转电压箝位成既定电压VCCo。10.如申请专利范围第9项之电压控制电路,尚包含:用于抑制该作动信号内文突波之一突波滤波器。11.如申请专利范围第9项之电压控制电路,尚包含:用于抑制在该既定电压VCCo内之振荡之一箝位级控制电路。12.如申请专利范围第9项之电压控制电路,其中,该箝位控制电路尚包含:至少一个提供运转电压至一相对应之电路组件之箝位级。13.如申请专利范围第9项之电压控制电路,其中,该至少二个箝位级可降低相对应之电路组件内之电流峰値。14.如申请专利范围第13项之电压控制电路,其中该至少一个箝位级包含一延迟装置。15.如申请专利范围第9项之电压控制电路,其中该电压检测电路尚包含:一电流镜对,其系响应自输入电压所产生之一第1电流用以产生实质上等于该第1电流之一第2电流而产生该作动信号。16.一种用于控制电压之方法,包含下述步骤:接收一输入电压;检测大于一第1既定电压之该输入电压之情况;若输入电压大于该第1既定电压时即产生一件动信号;及响应该作动信号将运转电压箝位成一第2既定电压。17.如申请专利范围第16项之方法,其中箝位该运转电压之步骤尚含有:将该运转电压箝位成实质上等于该第1既定电压之该第2既定电压。18.如申请专利范围第16项之方法,尚含有下述步骤:抑制该作动信号内之突波。19.如申请专利范围第16项之方法,尚含有下述步骤:抑制该第2既定电压内之振荡。20.如申请专利范围第16项之方法,其中产生该作动信号之步骤尚含有下述步骤:自该输入电压产生一第1电流;利用一电流镜对产生一实质等于该第1电流之第2电流;及自该第2电流产生作动电流。图式简单说明:第一图系揭示之电压检测及控制电路之示意图;第二图系电压检测电路之示意图;第三图系突波滤波器之示意图;第四图系箝位级控制电路之示意图;第五图系复数箝位级之示意图;第六图~第九图系揭示之电压检测及控制电路之组件之时序时;第十图-第十一图系运转电压之变动波形;第十二图-第十三图系用于滤除突波之滤波器功能之被形;及第十四图-第十五图系揭示之电压检测及控制电路之运转之波形。 |