发明名称 EVALUATING APPARATUS FOR SEMICONDUCTOR INTEGRATED CIRCUIT
摘要
申请公布号 JPH0372280(A) 申请公布日期 1991.03.27
申请号 JP19890207876 申请日期 1989.08.14
申请人 NIPPON TELEGR & TELEPH CORP <NTT> 发明人 HIRAOKA KAZUNORI
分类号 G01R31/26;G01R31/30 主分类号 G01R31/26
代理机构 代理人
主权项
地址