发明名称 |
用于多处理器和多核平台的二进制翻译 |
摘要 |
用于多核平台上的部分二进制翻译的技术包括用于每个处理器内核的共享翻译缓存、二进制翻译线程调度器、全局安装线程以及本地翻译线程和分析线程。在检测到热点时,如果被挂起,则线程调度器首先再继续全局线程,接着如果翻译缓存操作是待决的,则激活全局线程,以及最后调度本地翻译或分析线程以用于执行。翻译缓存操作集中于全局线程中并且与分析和翻译解耦合。线程调度器可以在非抢先核心中执行,并且翻译和分析线程可以在抢先运行时间中执行。全局线程可以主要是抢先的,其中小的非抢先核心用以将更新提交给共享的翻译缓存。全局线程可以迁移到处理器内核中的任何内核。保证了正向前进。描述和请求保护其他实施例。 |
申请公布号 |
CN106030515A |
申请公布日期 |
2016.10.12 |
申请号 |
CN201380076992.X |
申请日期 |
2013.06.28 |
申请人 |
英特尔公司 |
发明人 |
A·萨拉卡拉;J·陆;P·R·山姆加维拉尤瑟牧;J·M·阿格龙;K·雅玛答 |
分类号 |
G06F9/38(2006.01)I;G06F9/30(2006.01)I |
主分类号 |
G06F9/38(2006.01)I |
代理机构 |
中国专利代理(香港)有限公司 72001 |
代理人 |
王岳;张涛 |
主权项 |
一种用于多核二进制翻译的计算装置,所述计算装置包括:全局翻译缓存;包括多个处理器内核的多核处理器,所述多核处理器用以执行全局线程和本地二进制翻译线程,所述全局线程用以将二进制翻译安装在所述全局翻译缓存中;以及包括二进制翻译线程调度器的二进制翻译模块,用以:在所述多个处理器内核中的处理器内核的非抢先模式中并且响应于进入所述二进制翻译调度器,确定所述全局线程是否挂起;响应于确定所述全局线程被挂起,将所述全局线程迁移到所述处理器内核并且再继续所述全局线程;在所述非抢先模式中并且响应于确定所述全局线程未被挂起,确定全局翻译缓存操作是否是待决的;响应于确定所述全局翻译缓存操作是待决的,激活所述处理器内核上的所述全局线程;以及在所述处理器内核上的抢先模式中并且响应于确定所述全局翻译缓存操作不是待决的,开始所述本地二进制翻译线程以生成待决全局翻译缓存操作;其中,所述处理器用以在所述多个处理器内核中的处理器内核上,响应于识别原生代码热点的热点事件而进入所述二进制翻译调度器。 |
地址 |
美国加利福尼亚州 |