发明名称 存储器阵列及其读、编程、擦除操作方法
摘要 一种存储器阵列及其读、编程、擦除操作方法,存储器阵列包括多个块结构,每一个块结构中包括多个分栅闪存单元;分栅闪存单元包括源极、漏极、第一控制栅结构、字线结构和第二控制栅结构;在每一个块结构中:多个分栅闪存单元依次串联在第一位线和第二位线之间,其中,第一个分栅闪存单元的漏极耦接第一位线,后一分栅闪存单元的漏极耦接前一分栅闪存单元的源极,最后一个闪存单元的源极耦接第二位线;多个分栅闪存单元的字线结构分别耦接各自的字线;多个分栅闪存单元的第一控制栅结构分别耦接各自的第一控制栅线;多个分栅闪存单元的第二控制栅结构分别耦接各自的第二控制栅线。本发明方案可以较大程度地节约存储器面积。
申请公布号 CN106205703A 申请公布日期 2016.12.07
申请号 CN201610518863.7 申请日期 2016.07.04
申请人 上海华虹宏力半导体制造有限公司 发明人 杨光军;孔蔚然;胡剑
分类号 G11C16/10(2006.01)I;G11C16/14(2006.01)I;G11C16/26(2006.01)I 主分类号 G11C16/10(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 张振军;吴敏
主权项 一种存储器阵列,其特征在于,包括多个块结构,每一个所述块结构中包括多个分栅闪存单元;所述分栅闪存单元包括源极、漏极、第一控制栅结构、字线结构和第二控制栅结构;在所述每一个块结构中:所述多个分栅闪存单元依次串联在第一位线和第二位线之间,其中,第一个分栅闪存单元的漏极耦接第一位线,后一分栅闪存单元的漏极耦接前一分栅闪存单元的源极,最后一个闪存单元的源极耦接第二位线;所述多个分栅闪存单元的字线结构分别耦接各自的字线;所述多个分栅闪存单元的第一控制栅结构分别耦接各自的第一控制栅线;所述多个分栅闪存单元的第二控制栅结构分别耦接各自的第二控制栅线。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号