发明名称 非二进制LDPC码的解码
摘要 提出一种用于管理纠错码解码器的奇偶校验节点计算装置的方法,所述纠错码解码器的一种表示法为包括至少一个奇偶校验节点的二部图,所示奇偶校验节点配置为接收第一个和第二个输入消息,并生成输出消息,奇偶校验节点的输入消息和输出消息元素包括符号以及与该符号相关的可靠性度量,第一个和第二个输入消息包含以其可靠性度量排序的元素列表。该方法包括:通过组合第一个和第二个输入消息的元素,使用计算出的元素来初始化多个n<sub>bub</sub>FIFO存储器存储器,以及迭代地确定输出消息的值。
申请公布号 CN106464268A 申请公布日期 2017.02.22
申请号 CN201580005069.6 申请日期 2015.01.07
申请人 南布列塔尼大学;国家科学研究中心 发明人 伊曼纽尔·鲍蒂隆;奥萨马·阿巴西;劳拉·孔代-卡南西阿
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 上海天协和诚知识产权代理事务所 31216 代理人 张彪
主权项 用于管理非二进制纠错码解码器的奇偶校验节点计算装置的方法,所述纠错码解码器的一种表示法为包括至少一个奇偶校验节点的二部图,奇偶校验节点被配置为接收第一(U)和第二(V)输入消息,并生成输出消息(E),奇偶校验节点的输入消息和输出消息中的元素包括符号以及与所述符号相关的可靠性度量,第一个和第二个输入消息包含按照其可靠性度量排序的元素的长度为n<sub>m</sub>的列表U(i)和V(j),所述方法包括:‑通过组合第一个和第二个输入消息的元素,使用根据计算操作<img file="FDA00010535021300000110.GIF" wi="459" he="61" />计算出的元素来初始化多个n<sub>bub</sub>FIFO型存储器,所述计算操作<img file="FDA0001053502130000018.GIF" wi="38" he="47" />使得如果a≥b并且c≥d,则<img file="FDA0001053502130000019.GIF" wi="535" he="59" />以及,‑迭代地确定输出消息的值,其中,m是大于或等于零的整数,m阶迭代包括:●从FIFO存储器的输出元素中选择可靠性最高的一个元素Ss(m);●由所选择的元素Ss(m)生成一个输出消息(E)的元素;●更新FIFO存储器的输出,所选元素Ss(m)源自所述FIFO存储器的输出。
地址 法国洛里昂