发明名称 一种控制交直流电转换的装置
摘要 本发明实施例提供了一种控制交直流电转换的装置,包括整流电路、检测电路以及逻辑电路,其中:检测电路包括分压模块、第一比较器模块以及第二比较器模块;分压模块的第一输入端、第二输入端以及第三输入端分别与整流电路的第一交流输入端、第二交流输入端以及直流输出端相连;第一比较器模块的输入端与分压模块的输出端相连,第一比较器模块的输出端与逻辑电路的第一输入端相连;第二比较器模块的输入端与分压模块的输出端相连,第二比较器模块的输出端与逻辑电路的第二输入端相连;逻辑电路的输出端与整流电路的控制端相连。采用本发明,能通过准确控制MOS管的关断而精确地控制整流电路整流,在比较器失调的情况下不易引起控制交直流电转换失误。
申请公布号 CN103904921B 申请公布日期 2017.02.08
申请号 CN201410075710.0 申请日期 2014.03.04
申请人 华为技术有限公司 发明人 汤觅
分类号 H02M7/219(2006.01)I;H02M1/088(2006.01)I 主分类号 H02M7/219(2006.01)I
代理机构 广州三环专利代理有限公司 44202 代理人 郝传鑫;熊永强
主权项 一种控制交直流电转换的装置,其特征在于,包括整流电路、检测电路以及逻辑电路,其中:所述整流电路包括第一交流输入端、第二交流输入端、直流输出端以及控制端;所述检测电路包括分压模块、第一比较器模块以及第二比较器模块;所述逻辑电路包括第一输入端、第二输入端以及输出端;其中:所述分压模块的第一输入端、第二输入端以及第三输入端分别与所述整流电路的第一交流输入端、第二交流输入端以及直流输出端相连,所述分压模块用于为输入的交流电压以及直流电压进行分压;所述第一比较器模块的输入端与所述分压模块的输出端相连,所述第一比较器模块的输出端与所述逻辑电路的第一输入端相连,所述第一比较器模块用于比较所述第一交流输入端与地的电压以及所述第二交流输入端与地的电压,根据比较结果输出控制电平至所述逻辑电路的第一输入端;所述第二比较器模块的输入端与所述分压模块的输出端相连,所述第二比较器模块的输出端与所述逻辑电路的第二输入端相连,所述第二比较器模块用于比较所述第一交流输入端、所述第二交流输入端和所述直流输出端任意两者之间的电压,根据比较结果输出控制电平至所述逻辑电路的第二输入端;所述逻辑电路的输出端与所述整流电路的控制端相连,所述逻辑电路根据所述第一比较器模块输出的控制电平以及所述第二比较器模块输出的控制电平控制所述整流电路整流;其中,所述整流电路包括第一MOS管、第二MOS管、第三MOS管以及第四MOS管,其中:所述逻辑电路的输出端包括第一输出端、第二输出端、第三输出端以及第四输出端;所述整流电路的控制端包括第一控制端、第二控制端、第三控制端以及第四控制端,所述第一控制端接所述逻辑电路的第一输出端,所述第二控制端接所述逻辑电路的第二输出端,所述第三控制端接所述逻辑电路的第三输出端,所述第四控制端接所述逻辑电路的第四输出端;所述第一MOS管的栅极为所述整流电路的第一控制端,所述第一MOS管 的漏极接所述第二MOS管的漏极,所述第一MOS管的源极接所述第四MOS管的漏极,所述第一MOS管的漏极和所述第二MOS管的漏极的公共节点为所述整流电路的直流输出端,所述第一MOS管的源极和所述第四MOS管的漏极的公共节点为所述整流电路的第一交流输入端;所述第二MOS管的栅极为所述整流电路的第二控制端,所述第二MOS管的源极接所述第三MOS管的漏极,所述第二MOS管的源极和所述第三MOS管的漏极的公共节点为所述整流电路的第二交流输入端;所述第三MOS管的栅极为所述整流电路的第三控制端,所述第三MOS管的源极接地;所述第四MOS管的栅极为所述整流电路的第四控制端,所述第四MOS管的源极接地;其中,所述第一比较器模块包括第一比较器以及第二比较器,其中:所述第一比较器模块的输入端包括所述第一比较器的第一输入端和第二输入端以及第二比较器的第三输入端和第四输入端;所述第一比较器模块的输出端包括所述第一比较器的输出端以及所述第二比较器的输出端;所述逻辑电路的第一输入端包括第一信号输入端以及第二信号输入端;所述第一比较器的第一输入端接所述分压模块的第一输入端,所述第一比较器的第二输入端接地,所述第一比较器的输出端接所述逻辑电路的第一信号输入端;所述第二比较器的第三输入端接所述分压模块的第二输入端,所述第二比较器的第四输入端接地,所述第二比较器的输出端接所述逻辑电路的第二信号输入端。
地址 518129 广东省深圳市龙岗区坂田华为总部办公楼