摘要 |
본 발명은 복수의 유전체층을 포함하는 세라믹 본체; 상기 세라믹 본체의 내부에 배치되며, 서로 소정의 간격을 두고 상기 세라믹 본체의 폭 방향 제1 측면으로 노출되는 제1 인출부를 가지는 제1 내부전극과 상기 세라믹 본체의 폭 방향 제1 측면으로 노출되되 상기 제1 인출부와 소정의 간격 이격된 제3 인출부를 가지는 제2 내부전극; 및 상기 세라믹 본체의 폭 방향 제1 측면에 배치되며, 상기 제1 및 제3 인출부와 각각 연결되는 제1 내지 제3 외부전극;을 포함하며, 상기 제1 인출부와 제3 인출부 사이의 거리를 a, 상기 세라믹 본체의 길이 방향 단부에서 상기 제1 인출부까지의 거리를 b, 상기 제3 인출부의 상기 세라믹 본체의 길이 방향 길이를 G1 및 제1 인출부의 상기 세라믹 본체의 길이 방향 길이를 G2라 하면, 0.235 ≤ (G1+2*G2)/[2*(a+b)] ≤ 2.500를 만족하는 적층 세라믹 커패시터를 제공한다. |