发明名称 用于多位∑-Δ数/模转换器中的抖动的方法及设备
摘要 本发明提供一种多位(M位,M>1)∑‑Δ数/模转换器(DAC),其具有可变分辨率多位量化器,所述可变分辨率多位量化器使其数字值输入舍位或舍入为遵循随机或伪随机序列的分辨率以提供用于移除所述∑‑ΔDAC的模拟输出中的不合意空闲音调的自动动态抖动。提供介于1与M之间的随机数N(n),且借助数字舍位器或舍入器将所述量化器的输出处的每一M位数字值中的M‑N(n)个最低有效位强制为零。可由随机或伪随机序列产生器(例如,与数字比较器及加法器组合的伽罗瓦线性反馈移位寄存器)提供所述随机数N(n)。
申请公布号 CN102119489B 申请公布日期 2016.10.05
申请号 CN200980131350.9 申请日期 2009.10.22
申请人 密克罗奇普技术公司 发明人 菲利普·德瓦尔;文森特·奎奎姆普瓦;亚历山大·巴雷托
分类号 H03M3/04(2006.01)I 主分类号 H03M3/04(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 孟锐
主权项 一种用于通过在M位且M>1的Σ‑Δ数/模转换器中使数字信号抖动来减少不想要的空闲音调的设备,其包括:Σ‑Δ多位调制器,其具有数字信号输入及可变分辨率输出,所述Σ‑Δ多位调制器包括:数字环路滤波器,随机序列产生器,及可变分辨率量化器,其中所述数字环路滤波器在所述数字信号输入处接收数字信号并将所述数字信号转换成L位数字字,L>=M,所述随机序列产生器创建呈序列形式的多个随机数N(n),其中N(n)为介于1与M之间的随机整数,且所述可变分辨率量化器将所述L位数字字减少为N(n)位数字字且接着给所述N(n)位数字字添加零以形成M位数字字,其中M大于N(n)且所述M位数字字的M‑N(n)个最低有效位为零;多位数/模转换器,其具有模拟输出及耦合到来自所述Σ‑Δ多位调制器的所述可变分辨率输出的数字输入;及模拟低通滤波器,其具有耦合到所述多位数/模转换器的所述模拟输出的模拟输入。
地址 美国亚利桑那州